EM Microelectronic-Marin SA

Suisse

Retour au propriétaire

1-100 de 184 pour EM Microelectronic-Marin SA Trier par
Recheche Texte
Brevet
États-Unis - USPTO
Affiner par Reset Report
Date
Nouveautés (dernières 4 semaines) 3
2024 avril (MACJ) 3
2024 mars 3
2024 février 3
2024 janvier 5
Voir plus
Classe IPC
G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré 14
G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire 9
G09G 5/08 - Circuits de curseurs 9
H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p.ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande 9
G01P 15/125 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération en ayant recours aux forces d'inertie avec conversion en valeurs électriques ou magnétiques au moyen de capteurs à capacité 8
Voir plus
Statut
En Instance 23
Enregistré / En vigueur 161
Résultats pour  brevets
  1     2        Prochaine page

1.

ADDRESS DECODER UNIT FOR A MEMORY CELL ARRAY

      
Numéro d'application 18474406
Statut En instance
Date de dépôt 2023-09-26
Date de la première publication 2024-04-18
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Plavec, Lubomir
  • Godat, Yves

Abrégé

An address decoder unit (30) for a memory cell array (10), the address decoder unit (30) including an address decoder (31) including an address input (33) and a number of address outputs (34, 35, 36), the address decoder (31) being operable to select one of the address outputs (34, 35, 36) in response to receive a memory address at the address input (33); and an address selection circuitry (32) connected to the address decoder (31) and including a number of address selection outputs (44, 45, 46) each of which connectable the memory cell array and each of which corresponding to one memory address, wherein the address decoder unit (30) is switchable into a memory erase mode, in which the address selection circuitry (32) is operable to select all address selection outputs (44, 45, 46) of an address space above or beyond a memory address provided at the address input (33).

Classes IPC  ?

2.

CLOCK DISTRIBUTION NETWORK

      
Numéro d'application 18474740
Statut En instance
Date de dépôt 2023-09-26
Date de la première publication 2024-04-18
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Sima, Ovidiu

Abrégé

A clock distribution network (10) including a clock generator (14) configured to generate at least a processor clock signal and at least a first peripheral clock signal, the clock generator including a processor clock output (31), a first peripheral clock output (32) and a first clock request input (42). A first peripheral unit (22) via a first clock request input (42) is operable to trigger the clock generator (14) to transmit the first peripheral clock signal via the first peripheral clock output (32).

Classes IPC  ?

  • G06F 1/10 - Répartition des signaux d'horloge
  • G06F 1/08 - Générateurs d'horloge ayant une fréquence de base modifiable ou programmable

3.

DIGITAL LOGIC CONTROLLER

      
Numéro d'application 18360383
Statut En instance
Date de dépôt 2023-07-27
Date de la première publication 2024-04-11
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Sima, Ovidiu

Abrégé

A digital logic controller including a first delay cell connectable to a signal input and operable to generate a first time delayed input signal, a second delay cell connectable to the signal input and operable to generate a second time delayed input signal, a counter connectable to the signal input via the first delay cell, two logic units to generate reset signal by one of logic units and to generate set signal by the other of logic units, and connected between the set of delay cells and a flip-flop operable to generate a counter valid signal at a flip-flop output, a first comparator connected to an output of the counter and operable to compare a counter output signal with a first target, a first logic gate connected to the flip-flop output, connected to the first comparator and operable to temporally deactivate processing of the counter output signal.

Classes IPC  ?

  • H03K 5/159 - Applications des lignes à retard non couvertes par les sous-groupes précédents
  • H03K 3/037 - Circuits bistables
  • H03K 5/24 - Circuits présentant plusieurs entrées et une sortie pour comparer des impulsions ou des trains d'impulsions entre eux en ce qui concerne certaines caractéristiques du signal d'entrée, p.ex. la pente, l'intégrale la caractéristique étant l'amplitude

4.

WEARABLE DEVICE

      
Numéro d'application 18348519
Statut En instance
Date de dépôt 2023-07-07
Date de la première publication 2024-03-21
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Malacarne, Fabien

Abrégé

A wearable device (1) including a case (2a, 2b) including a watertight compartment (26) containing a printed circuit board (5), the case (2a, 2b) being assembled to a strap (4a, 4b) for mounting this wearable device (1) on a body part of a user, said assembly of the case (2a, 2b) with the strap (4a, 4b) being configured so that a portion (7) of this strap (4a, 4b) includes at least one actionable part of the device (1).

Classes IPC  ?

  • G06F 1/16 - TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES - Détails non couverts par les groupes et - Détails ou dispositions de structure

5.

SEALED ELECTRONIC MODULE

      
Numéro d'application 18461817
Statut En instance
Date de dépôt 2023-09-06
Date de la première publication 2024-03-21
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Malacarne, Fabien

Abrégé

A sealed electronic module (1) including at least one actionable part (2), the module (1) including a case (2) having: a watertight compartment (4) containing a printed circuit board (5), the compartment (4) being formed by a housing (13) with a unique opening (20), the housing (13) including the printed circuit board (5), and a sealing element (6a, 6b) configured for closing tightly the unique opening (20) by being fixed to the housing (13) and the printed circuit board (5).

Classes IPC  ?

  • H05K 5/06 - Enveloppes scellées hermétiquement
  • H05K 5/00 - Enveloppes, coffrets ou tiroirs pour appareils électriques

6.

SEMICONDUCTOR WAFER

      
Numéro d'application 18463771
Statut En instance
Date de dépôt 2023-09-08
Date de la première publication 2024-03-14
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Entringer, Christophe
  • Dupraz, Yves
  • Muller, Pierre
  • Wang, Zeng
  • Durand, Alexis
  • Macdougall, Arthur Hugh

Abrégé

A semiconductor wafer (1a, 1b) including a plurality of chips (2) and a separation zone (3) spacing the semiconductor chips (2) from each other in this wafer (1a, 1b), such a separation zone (3) extending from a front face (4a) to an opposite backside face (4b) of this wafer (1a, 1b), this separation zone (3) includes a scribe line (6) configured to be diced using plasma etching and an inlet area (13) of this scribe line (6), the inlet (13) being delimitated by free ends of plasma etch-resistant material layers (9) extending each from a peripheral wall (20) of a functional part (18) of a chip (2) into the scribe line (6) by overlapping a top of a seal ring (7) of this chip (2).

Classes IPC  ?

  • H01L 23/58 - Dispositions électriques structurelles non prévues ailleurs pour dispositifs semi-conducteurs
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition

7.

METHOD AND SYSTEM FOR DYNAMIC ILLUMINATION CORRECTION FROM BIT-REDUCED DATA FOR COMPUTER MOUSE APPLICATIONS

      
Numéro d'application 18354707
Statut En instance
Date de dépôt 2023-07-19
Date de la première publication 2024-02-08
Propriétaire EM MICROELECTRONIC-MARIN SA (Suisse)
Inventeur(s)
  • Grosjean, Sylvain
  • Lojewski, Evan
  • Moore, Brian
  • Schlachter, Jérémy
  • Pierobon, Lorenzo

Abrégé

A method for applying illumination correction for an optical computer mouse, includes: flashing a light source of the mouse directed towards a surface; accumulating voltage on a pixel array of the mouse to obtain raw pixel values of an image frame in response to detecting light reflected from the surface; applying analog correction to the raw pixel values based on digital gain coefficients to obtain an array of corrected pixel values forming corrected image data; digitizing the corrected image data with an analog-to-digital converter to obtain digital pixel values forming digital image data; and updating the digital gain coefficients so that a gain coefficient corresponding to a digital pixel value is incremented if the digital pixel value is below or equal to a given pixel threshold value, and so that the gain coefficient is decremented if the digital pixel value is above the given pixel threshold value.

Classes IPC  ?

  • G06F 3/038 - Dispositions de commande et d'interface à cet effet, p.ex. circuits d'attaque ou circuits de contrôle incorporés dans le dispositif
  • G06F 3/0354 - Dispositifs de pointage déplacés ou positionnés par l'utilisateur; Leurs accessoires avec détection des mouvements relatifs en deux dimensions [2D] entre le dispositif de pointage ou une partie agissante dudit dispositif, et un plan ou une surface, p.ex. souris 2D, boules traçantes, crayons ou palets
  • G06F 3/03 - Dispositions pour convertir sous forme codée la position ou le déplacement d'un élément

8.

SENSING DEVICE OF A DISPLACEMENT OF A POINTING DEVICE

      
Numéro d'application 18257184
Statut En instance
Date de dépôt 2021-12-14
Date de la première publication 2024-02-08
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Grosjean, Sylvain
  • Schlachter, Jérémy

Abrégé

In a sensing device of a pointing device, like a mouse, said pointing device includes at least one light source configured to illuminate a surface, at least one first secondary photodetector, at least one second secondary photodetector, and at least one primary photodetector. Each individual storage element of photodetectors is weighted and compared such as to sense a displacement of the pointing device.

Classes IPC  ?

  • G06F 3/038 - Dispositions de commande et d'interface à cet effet, p.ex. circuits d'attaque ou circuits de contrôle incorporés dans le dispositif
  • G06F 3/0354 - Dispositifs de pointage déplacés ou positionnés par l'utilisateur; Leurs accessoires avec détection des mouvements relatifs en deux dimensions [2D] entre le dispositif de pointage ou une partie agissante dudit dispositif, et un plan ou une surface, p.ex. souris 2D, boules traçantes, crayons ou palets

9.

METHOD FOR SENSING A DISPLACEMENT OF A POINTING DEVICE

      
Numéro d'application 18257175
Statut En instance
Date de dépôt 2021-12-14
Date de la première publication 2024-02-01
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Grosjean, Sylvain
  • Schlachter, Jérémy

Abrégé

In a method for sensing a displacement of a pointing device, like a mouse, said pointing device includes at least one light source configured to illuminate a surface, at least one first secondary photodetector, at least one second secondary photodetector, and at least one primary photodetector. Each individual value of the photodetectors is weighted and compared such as to sense said displacement of the pointing device.

Classes IPC  ?

  • G06F 3/03 - Dispositions pour convertir sous forme codée la position ou le déplacement d'un élément

10.

OUTPUT DRIVER PROVIDED WITH AN ACTIVE OVERVOLTAGE PROTECTION

      
Numéro d'application 18322184
Statut En instance
Date de dépôt 2023-05-23
Date de la première publication 2024-01-25
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Dellea, Mario
  • Canclini, Athos

Abrégé

An output driver (12), including: a first supply rail (13A) configured to receive a high supply electrical voltage (Vdd); a second supply rail (13B) configured to receive a low supply electrical voltage (Vss); a pad terminal (15) configured to output an output electrical voltage (V_pad_out); an output stage (14) connected to the pad terminal (15) and to the first and second supply rails (13A, 13B). The output stage (14) has an electrical clamping circuit (18A, 18B) including a semiconductor electronic switching component (Q3, Q6) made of a first type of semiconductors and a semiconductor electronic switching component (Q4, Q7) made of a second type of semiconductors. A resistor (R3, R0) is connected between the first or second supply rail and the semiconductor electronic switching component (Q3, Q6) of the first type, at an intermediate terminal (20, 24).

Classes IPC  ?

  • H03K 3/012 - Modifications du générateur pour améliorer le temps de réponse ou pour diminuer la consommation d'énergie
  • H03K 17/082 - Modifications pour protéger le circuit de commutation contre la surintensité ou la surtension par réaction du circuit de sortie vers le circuit de commande

11.

VOLTAGE LIMITER FOR ELECTROSTATIC SIGNAL RECEIVER

      
Numéro d'application 18302233
Statut En instance
Date de dépôt 2023-04-18
Date de la première publication 2024-01-11
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Nerad, Jiri

Abrégé

A voltage limiter for a signal receiver (1), the voltage limiter (20) including: an input (21) connectable to a signal source (10); an output (22) connectable to a detector (70) and connected to the input (21) via a signal conductor (30); a ground conductor (40) connectable to ground (5); a first branch (24) connected to the signal conductor (30), connected to the ground conductor (40) and comprising a first diode element (52); a second branch (25) connected to the signal conductor (30), connected to the ground conductor (40) and comprising a second diode element (53); and a resistor element (36, 54, 55) between the signal conductor (30) and the ground conductor (40).

Classes IPC  ?

  • H02H 9/04 - Circuits de protection de sécurité pour limiter l'excès de courant ou de tension sans déconnexion sensibles à un excès de tension

12.

METHOD FOR COMPARING A PLURALITY OF STORAGE ELEMENTS

      
Numéro d'application 18255618
Statut En instance
Date de dépôt 2021-12-14
Date de la première publication 2024-01-04
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Grosjean, Sylvain
  • Schlachter, Jérémy

Abrégé

An embodiment of the invention relates to a method for sensing a displacement of a pointing device, like a mouse. The pointing device includes at least one light source configured to illuminate a surface, at least one first secondary photodetector, at least one second secondary photodetector and at least one primary photodetector. Each individual value of photodetectors is weighted and compared to sense the displacement of the pointing device by comparing a plurality of storage elements.

Classes IPC  ?

  • G06F 3/038 - Dispositions de commande et d'interface à cet effet, p.ex. circuits d'attaque ou circuits de contrôle incorporés dans le dispositif
  • G06F 3/03 - Dispositions pour convertir sous forme codée la position ou le déplacement d'un élément

13.

OSCILLATOR CIRCUIT

      
Numéro d'application 18311360
Statut En instance
Date de dépôt 2023-05-03
Date de la première publication 2024-01-04
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Nerad, Jiri

Abrégé

The disclosure concerns an oscillator circuit (10) for a signal transmitter, the oscillator circuit (10) comprising: a resonant circuit (12) comprising a resonant inductor (LR) and a resonant capacitor (CR) parallel to the resonant inductor (LR) or comprising a crystal device, a driving branch (14) comprising a pump capacitor (CP) connected to the resonant circuit (12), a feedback branch (20) connected to the resonant circuit (12), a phase shifting circuit (22) connected to the resonant circuit (12) via the feedback branch (20), a comparator circuit (24) connected to the feedback branch (20) via the phase shifting circuit (22) and a driver circuit (28) connected to an output of the comparator circuit (24) and operable to charge the pump capacitor (CP).

Classes IPC  ?

  • H03K 3/0231 - Circuits astables
  • H03K 3/014 - Modifications du générateur pour assurer le démarrage des oscillations
  • H03K 3/03 - Circuits astables

14.

SOFT SWITCHING DEVICE, ELECTRONIC SYSTEM WITH SOFT SWITCHING DEVICE WITH AN ELECTRICAL POWER SOURCE

      
Numéro d'application 18337711
Statut En instance
Date de dépôt 2023-06-20
Date de la première publication 2024-01-04
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Kuratli, Christoph
  • Plavec, Lubomir

Abrégé

A soft switching device (sw) for connecting a power supply to at least one large electronic unit of an electronic system (1), so as to be activated via the soft switching device to the power supply. The device comprises a switch component (M1) with a control terminal and a current source (13) connected to the control terminal to control the switch component closure when the current source is activated. The soft switching device also includes a soft transition element (C1) of capacitive type between the output terminal (12) and the control terminal of the switch component (M1) so as to gradually close the switch for connection to a power supply.

Classes IPC  ?

  • H03K 17/16 - Modifications pour éliminer les tensions ou courants parasites

15.

METHOD FOR TRACKING AN OPTICAL MOUSE BY WAY OF FRAME ANCHORING

      
Numéro d'application 18140322
Statut En instance
Date de dépôt 2023-04-27
Date de la première publication 2023-12-28
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Lojewski, Evan
  • Moore, Brian

Abrégé

A method for tracking a position of an optical computer mouse based on determining a spatial displacement between image frames. A respective image frame is considered as an anchor frame if the respective image frame comes first in a sequence of image frames or the distance of the respective image frame to its immediately previous anchor frame is equal to or greater than a displacement threshold, and the respective image is considered as an intermediate frame if its distance to its immediately previous anchor frame is below the displacement threshold. Only anchor frames are stored in memory and used for future displacement measurements between image frames captured by the mouse.

Classes IPC  ?

  • G06T 7/246 - Analyse du mouvement utilisant des procédés basés sur les caractéristiques, p.ex. le suivi des coins ou des segments

16.

IMAGE CORRELATION PROCESSING BY ADDITION OF REAGGREGATION

      
Numéro d'application 18302252
Statut En instance
Date de dépôt 2023-04-18
Date de la première publication 2023-12-28
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Moore, Brian

Abrégé

A method of image correlation includes: obtaining a first image frame with a set of distinct features; obtaining a second image frame at least partially overlapping the first image frame; carrying out a cross-correlation operation of the first and second image frames to obtain a cross-correlation result indicating correlation values for different offset positions of the second image frame with respect to the first image frame, the highest correlation value with its associated offset position in the cross-correlation result indicating the most likely offset position of the second image frame with respect to the first image frame; and carrying out a reaggregation operation of the cross-correlation result to generate a distinct global maximum correlation value from a plurality of non-distinct correlation values in an aggregated cross-correlation result. The reaggregation operation involves carrying out a convolution of the cross-correlation result with a 1×2, 2×1, or 2×2 array of 1's.

Classes IPC  ?

  • G06T 7/32 - Détermination des paramètres de transformation pour l'alignement des images, c. à d. recalage des images utilisant des procédés basés sur la corrélation
  • G06T 7/73 - Détermination de la position ou de l'orientation des objets ou des caméras utilisant des procédés basés sur les caractéristiques
  • G06F 3/0354 - Dispositifs de pointage déplacés ou positionnés par l'utilisateur; Leurs accessoires avec détection des mouvements relatifs en deux dimensions [2D] entre le dispositif de pointage ou une partie agissante dudit dispositif, et un plan ou une surface, p.ex. souris 2D, boules traçantes, crayons ou palets
  • G06F 3/03 - Dispositions pour convertir sous forme codée la position ou le déplacement d'un élément

17.

RFID ASSEMBLY AND ASSEMBLY METHOD THEREOF

      
Numéro d'application 18251043
Statut En instance
Date de dépôt 2021-11-01
Date de la première publication 2023-12-21
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Muller, Paul
  • Entringer, Christophe
  • Muller, Pierre
  • Coulot, Thomas
  • Macdougall, Arthur Hugh

Abrégé

An RFID assembly and an assembly method thereof are provided. The assembly method for an RFID assembly comprises a step of providing at least one integrated circuit which includes at least one IC contact and at least one dielectric layer, and a deposition of at least one electrical contact and of at least one re-passivation layer. The at least one electrical contact is deposited on at least one first portion and the at least one re-passivation layer is deposited on at least one second portion, which is distinct of the at least one first portion.

Classes IPC  ?

  • G06K 19/077 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré - Détails de structure, p.ex. montage de circuits dans le support

18.

TEST LOGIC METHOD FOR AN INTEGRATED CIRCUIT DEVICE

      
Numéro d'application 18028270
Statut En instance
Date de dépôt 2021-12-02
Date de la première publication 2023-11-30
Propriétaire EM Microelectronic-Marin S.A. (Suisse)
Inventeur(s) Sima, Ovidiu

Abrégé

A test logic method (500) for an Integrated Circuit Device (100) including a main Integrated Circuit device (200) and an auxiliary Integrated Circuit device (300) having an auxiliary logical internal state (340). The method (500) includes a request (610), wherein a main configuration register (210) requests (610) testing (740) of an auxiliary logic circuit (330) via an auxiliary test logic circuit (350), testing (740), wherein the auxiliary test logic circuit (350) tests (740) the auxiliary logic circuit (330), displaying (750), wherein the auxiliary logic circuit (330) displays (750) the auxiliary logical internal state (340), and a reading (670), wherein the main configuration register (210) reads (670) the auxiliary logical internal state (340).

Classes IPC  ?

  • G01R 31/28 - Test de circuits électroniques, p.ex. à l'aide d'un traceur de signaux

19.

BLUETOOTH COMMUNICATION METHOD AND SYSTEM

      
Numéro d'application 18156033
Statut En instance
Date de dépôt 2023-01-18
Date de la première publication 2023-07-27
Propriétaire
  • EM Microelectronic-Marin SA (Suisse)
  • ROBERT BOSCH GMBH (Allemagne)
Inventeur(s)
  • Guilloux, Julian
  • Salgado, Stéphanie
  • Ruecker, Marcel
  • Nagel, Joachim
  • Ravier, Yann

Abrégé

A Bluetooth communication method implemented between first and second electronic devices, including establishing a communication in a connected mode between the first and second devices including a key exchange operation between these two devices, and establishing a communication in an advertising mode between the first and second devices including a periodic broadcast by the second device to the first device of a message including a payload and a calculated tag from this key.

Classes IPC  ?

  • H04W 76/15 - Gestion de la connexion Établissement de la connexion Établissement de connexions à liens multiples sans fil
  • H04L 5/00 - Dispositions destinées à permettre l'usage multiple de la voie de transmission
  • H04W 72/0453 - Ressources du domaine fréquentiel, p.ex. porteuses dans des AMDF [FDMA]
  • H04L 1/1607 - Dispositions pour détecter ou empêcher les erreurs dans l'information reçue en utilisant un canal de retour dans lesquelles le canal de retour transporte des signaux de contrôle, p.ex. répétition de signaux de demande - Détails du signal de contrôle

20.

TAMPER-EVIDENT RFID TAG AND METHOD THEREOF

      
Numéro d'application 18085770
Statut En instance
Date de dépôt 2022-12-21
Date de la première publication 2023-06-29
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Muller, Pierre
  • Dupraz, Yves
  • Durand, Alexis
  • Limond, Gordon

Abrégé

A tamper-evident RFID Tag (100) and a method for manufacturing it. The method (500) may provide (510) at least one protection layer (151) before being cured (520) such as to turn the at least one protection layer (151) into at least one degradable layer (155), and to prevent an assembly or a reassembly of the tamper-evident RFID Tag (100) after any attempt of harvesting of the tamper-evident RFID Tag (100).

Classes IPC  ?

  • G06K 19/077 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré - Détails de structure, p.ex. montage de circuits dans le support

21.

Ring-oscillator control circuit and method thereof

      
Numéro d'application 18085862
Numéro de brevet 11843381
Statut Délivré - en vigueur
Date de dépôt 2022-12-21
Date de la première publication 2023-06-29
Date d'octroi 2023-12-12
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Canclini, Athos
  • Dellea, Mario
  • Baltaci, Can
  • Cheung, Clement

Abrégé

According to an aspect of the disclosure a ring-oscillator control circuit includes a voltage reference, a ring oscillator, a power supply and a supply controller. The supply controller may be configured to select the power supply among an energy storage and an energy source such as to supply the ring oscillator in function of the voltage reference.

Classes IPC  ?

  • H03K 3/03 - Circuits astables
  • H03K 17/687 - Commutation ou ouverture de porte électronique, c. à d. par d'autres moyens que la fermeture et l'ouverture de contacts caractérisée par l'utilisation de composants spécifiés par l'utilisation, comme éléments actifs, de dispositifs à semi-conducteurs les dispositifs étant des transistors à effet de champ
  • H03K 3/013 - Modifications du générateur en vue d'éviter l'action du bruit ou des interférences
  • H03K 3/011 - Modifications du générateur pour compenser les variations de valeurs physiques, p.ex. tension, température

22.

Displacement detection circuit and method thereof

      
Numéro d'application 18069581
Numéro de brevet 11934598
Statut Délivré - en vigueur
Date de dépôt 2022-12-21
Date de la première publication 2023-06-29
Date d'octroi 2024-03-19
Propriétaire EM MICROELECTRONIC-MARIN SA (Suisse)
Inventeur(s)
  • Saby, Jérôme
  • Pierobon, Lorenzo

Abrégé

A displacement detection circuit (100) configured to implement a displacement detection method (500) for a pointing device (199) having at least one pixel array (190). The displacement detection circuit (100) includes at least one main calculator (110), at least one auxiliary calculator (111, 112, 113) at least one comparator (130) and at least one motion detector (150). The main calculator (110) is configured to calculate at least one main average (210) corresponding to the average of the at least one pixel array (190), which is compared to at least one auxiliary average (211, 212, 213) of the at least one auxiliary calculator (111, 112, 113). According to the result of the comparison, the at least one motion detector (150) indicates at least one direction (250) of displacement of the pointing device (199).

Classes IPC  ?

  • G06F 3/038 - Dispositions de commande et d'interface à cet effet, p.ex. circuits d'attaque ou circuits de contrôle incorporés dans le dispositif
  • G06F 3/03 - Dispositions pour convertir sous forme codée la position ou le déplacement d'un élément
  • H04N 25/75 - Circuits pour fournir, modifier ou traiter des signaux d'image provenant de la matrice de pixels

23.

CONTROL SYSTEM FOR UHF RFID PASSIVE TAGS

      
Numéro d'application 17774384
Statut En instance
Date de dépôt 2020-12-16
Date de la première publication 2022-12-22
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Venca, Alessandro

Abrégé

A power control unit is provided to monitor the output power of a charge pump converter having an input impedance and an input impedance controlling terminal to be plugged to the power control unit and modify the input impedance. The power control unit includes a control circuit sense the output power of the charge pump converter and a control unit to receive the sensed power value, establish a control value, and send the control value to the impedance controlling terminal so as to modify the input impedance.

Classes IPC  ?

  • G11C 29/50 - Test marginal, p.ex. test de vitesse, de tension ou de courant
  • G11C 5/14 - Dispositions pour l'alimentation
  • G11C 29/02 - Détection ou localisation de circuits auxiliaires défectueux, p.ex. compteurs de rafraîchissement défectueux

24.

AUTOMATCH IN OPEN LOOP

      
Numéro d'application 17774476
Statut En instance
Date de dépôt 2020-12-16
Date de la première publication 2022-12-15
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Venca, Alessandro

Abrégé

An open loop control unit is provided to monitor an output power of a charge pump converter having an input impedance and a first input impedance controlling terminal configured to be plugged to the open loop control unit and modify the input impedance. The open loop control unit includes at least a reference circuit to sense the output power of the charge pump converter and at least one control circuit to receive the difference value, establish a trim value, and send the trim value to the impedance controlling terminal so as to modify the input impedance.

Classes IPC  ?

  • H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation
  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p.ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande

25.

Gate controller for a charge pump converter

      
Numéro d'application 17770098
Numéro de brevet 11811311
Statut Délivré - en vigueur
Date de dépôt 2020-11-05
Date de la première publication 2022-12-08
Date d'octroi 2023-11-07
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Venca, Alessandro

Abrégé

Provided is a gate controller having a primary signal input which is AC coupled to the gate through a capacitor, one or more bias inputs each connected to the gate through a resistor such as to control the DC voltage bias of the gate and therefore the conductivity of the switching element. The bias inputs can be properly connected to internal nodes of the charge pump, or charge pump stages, such that the gate controller is self-biased, without using bias-reference external to the charge pump. The gate controller can be made programmable by using potentiometers in place of the bias resistors. The programmable gate controller stages can be connected to form a programmable gate controlled charge pump.

Classes IPC  ?

  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p.ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande
  • H02M 1/36 - Moyens pour mettre en marche ou arrêter les convertisseurs
  • H02M 3/28 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu avec transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrodes de commande pour produire le courant alternatif intermédiaire
  • H02M 1/08 - Circuits spécialement adaptés à la production d'une tension de commande pour les dispositifs à semi-conducteurs incorporés dans des convertisseurs statiques

26.

Control system for UHF RFID passive tags

      
Numéro d'application 17774473
Numéro de brevet 11876444
Statut Délivré - en vigueur
Date de dépôt 2020-12-16
Date de la première publication 2022-12-08
Date d'octroi 2024-01-16
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Venca, Alessandro

Abrégé

A power control unit is provided to control the efficiency of a charge pump converter having a first input terminal and a second input terminal, a primary attenuator and a secondary attenuator between a first input terminal and the second input terminal, a first output terminal, a second output terminal, a secondary attenuator controlling terminal and a primary attenuator controlling terminal to be plugged to the power control unit. The primary attenuator controlling terminal and the secondary attenuator controlling terminal are to attenuate or amplify a signal of the first input terminal and the second input terminal.

Classes IPC  ?

  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p.ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande
  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré
  • H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation
  • G11C 5/14 - Dispositions pour l'alimentation
  • G11C 29/02 - Détection ou localisation de circuits auxiliaires défectueux, p.ex. compteurs de rafraîchissement défectueux
  • G11C 29/50 - Test marginal, p.ex. test de vitesse, de tension ou de courant

27.

GATE CONTROLLER FOR A CHARGE PUMP CONVERTER

      
Numéro d'application 17770094
Statut En instance
Date de dépôt 2020-11-05
Date de la première publication 2022-12-08
Propriétaire EM MICROELECTRONIC-MARIN SA (Suisse)
Inventeur(s) Venca, Alessandro

Abrégé

Provided is a gate controller having a primary signal input which is AC coupled to the gate through a capacitor, one or more bias inputs each connected to the gate through a resistor such as to control the DC voltage bias of the gate and therefore the conductivity o the switching element. The bias inputs can be properly connected to internal nodes of the charge pump, or charge pump stages, such that the gate controller is self-biased, without using bias-reference external to the charge pump. The gate controller is programmable by using potentiometers in place of the bias resistors. The programmable gate controller stages can be connected to form a programmable gate controlled charge pump

Classes IPC  ?

  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p.ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande
  • H02M 3/28 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu avec transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrodes de commande pour produire le courant alternatif intermédiaire
  • H02M 1/36 - Moyens pour mettre en marche ou arrêter les convertisseurs

28.

Method for providing asymmetric identification and access with respect to a radio-frequency tag

      
Numéro d'application 17488752
Numéro de brevet 11610071
Statut Délivré - en vigueur
Date de dépôt 2021-09-29
Date de la première publication 2022-06-09
Date d'octroi 2023-03-21
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Springer, James

Abrégé

A method for providing identification and access with respect to a passive radio-frequency tag in a tag population, including, receiving a command for initiating an inventory round or a command for initiating a tag access, the command including, as a parameter, a number including an identifier of a reader, generating a 16-bit value referred to as first or second binding handle, the first or second binding handle including N juxtaposed bits forming the reader identifier, backscattering the first or second binding handle, receiving an ACK command, analyzing the identification parameter of the ACK command, and in a case where the identification parameter includes the reader identifier then ignoring the ACK command, only tags having the selected inventoried flag value for the session number are inventoried, the first initiating command only including the same inventoried flag for every inventoried tags during a session and wherein the at least other inventoried flag value is never used during the session.

Classes IPC  ?

  • G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire
  • G06F 7/58 - Générateurs de nombres aléatoires ou pseudo-aléatoires

29.

Passive near field communication (NFC) device, method and system

      
Numéro d'application 17269552
Numéro de brevet 11409975
Statut Délivré - en vigueur
Date de dépôt 2019-08-22
Date de la première publication 2021-11-04
Date d'octroi 2022-08-09
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Springer, James J.
  • Walter, Fabrice
  • Muller, Pierre
  • Bourquin, Fabien

Abrégé

The present disclosure relates to a NFC communication system, to a method of establishing communication between a wireless communication device and a passive NFC device and to a passive NFC device. The passive NFC device includes an NFC controller, an NFC transceiver coupled with the NFC controller, and at least one persistent flag coupled with the NFC controller, the persistent flag being switchable between an activated state and a deactivated state. The NFC controller is configured to perform a logical operation being divisible into a sequence of at least a first subtask and a second subtask and the NFC controller is configured to ascertain the status of the persistent flag. The NFC controller is further configured to selectively perform at least one of the first subtask and the second subtask on the basis of the status of the persistent flag.

Classes IPC  ?

  • H04B 5/02 - Systèmes de transmission à induction directe, p.ex. du type à boucle inductive utilisant un émetteur-récepteur
  • H04W 4/80 - Services utilisant la communication de courte portée, p.ex. la communication en champ proche, l'identification par radiofréquence ou la communication à faible consommation d’énergie
  • G06K 19/073 - Dispositions particulières pour les circuits, p.ex. pour protéger le code d'identification dans la mémoire
  • G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire
  • H04B 5/00 - Systèmes de transmission à induction directe, p.ex. du type à boucle inductive

30.

Interface circuit for an electrochemical sensor

      
Numéro d'application 16858987
Numéro de brevet 11808729
Statut Délivré - en vigueur
Date de dépôt 2020-04-27
Date de la première publication 2020-11-19
Date d'octroi 2023-11-07
Propriétaire EM MICROELECTRONIC-MARIN SA (Suisse)
Inventeur(s) Tao, Yonghong

Abrégé

A sensor interface circuit (5) for an amperometric electrochemical sensor (3). The circuit includes: a current-to-voltage converter (9, Rf) connected to a first terminal (WRK) of the sensor (3) for converting an electric current through the sensor (3) to a voltage at an output terminal (10) of the current-to-voltage converter (9, Rf); a first amplifier (7) connected between a second terminal (REF) and a third terminal (CNTR) of the sensor (3) for maintaining a substantially fixed voltage difference between the first and second terminals (WRK, REF) of the sensor (3); a power supply (11) for powering the voltage converter (9, Rf) and for powering a first portion (31) of the first amplifier (7); and a negative voltage converter (17) configured to power a second portion of the first amplifier (7) through its low-side supply terminal (41), while a high-side supply terminal (39) of the second portion of the first amplifier (7) is configured to be connected to the power supply (11).

Classes IPC  ?

  • G01N 27/327 - Electrodes biochimiques
  • G01N 27/404 - Cellules avec l'anode, la cathode et l'électrolyte de la cellule du même côté d'une membrane perméable qui les sépare du fluide de l'échantillon
  • A61B 5/145 - Mesure des caractéristiques du sang in vivo, p.ex. de la concentration des gaz dans le sang, de la valeur du pH du sang
  • G01N 33/53 - Tests immunologiques; Tests faisant intervenir la formation de liaisons biospécifiques; Matériaux à cet effet

31.

Dual frequency HF-UHF identification integrated circuit

      
Numéro d'application 16834223
Numéro de brevet 11321599
Statut Délivré - en vigueur
Date de dépôt 2020-03-30
Date de la première publication 2020-11-05
Date d'octroi 2022-05-03
Propriétaire EM MICROELECTRONIC-MARIN SA (Suisse)
Inventeur(s) Coulot, Thomas

Abrégé

A dual frequency HF-UHF RFID integrated circuit including a power supply. The power supply includes: an HF branch including an HF rectifier and a linear voltage regulator, wherein the HF rectifier is configured to be connected to a resonance circuit formed by a HF antenna-coil and a resonance capacitor and wherein the HF rectifier is connected to the linear voltage regulator; a UHF branch including a UHF rectifier and a shunt voltage regulator, wherein the UHF rectifier has a charge pump and is configured to be connected to a UHF antenna and wherein the UHF rectifier is connected to the shunt voltage regulator; and a supply line, wherein the linear voltage regulator and the shunt voltage regulator are both connected to the supply line of the power supply.

Classes IPC  ?

  • G06K 19/06 - Supports d'enregistrement pour utilisation avec des machines et avec au moins une partie prévue pour supporter des marques numériques caractérisés par le genre de marque numérique, p.ex. forme, nature, code
  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré
  • G05F 1/46 - Régulation de la tension ou de l'intensité là où la variable effectivement régulée par le dispositif de réglage final est du type continu
  • H01Q 1/22 - Supports; Moyens de montage par association structurale avec d'autres équipements ou objets

32.

Tamper detection device

      
Numéro d'application 16838815
Numéro de brevet 10964184
Statut Délivré - en vigueur
Date de dépôt 2020-04-02
Date de la première publication 2020-11-05
Date d'octroi 2021-03-30
Propriétaire EM MICROELECTRONIC-MARIN SA (Suisse)
Inventeur(s)
  • Entringer, Christophe
  • Coulot, Thomas
  • Mbumb-Kumb, Fritz
  • Contaldo, Matteo

Abrégé

An integrated circuit chip (2), an antenna (3) and a tamper loop (4), and in addition to this, a light emitting diode (LED) (20), configured to be activated, i.e. supplied with current, upon a signal received by the antenna (3). The LED (20) is integrated in the device in such a way that when the LED is activated in the above-described way, the LED lights up so as to become visible by the naked eye, on the condition that the tamper loop (4) is in a predefined state, either open or closed. The LED (20) is coupled between the same terminals (8,9) of the integrated circuit chip (2) as the tamper loop (4).

Classes IPC  ?

  • G08B 13/24 - Déclenchement électrique par une interférence avec la distribution d'un champ électromagnétique
  • G08B 29/04 - Surveillance des circuits détecteurs
  • H01Q 1/06 - Moyens pour l'éclairage ou le balisage lumineux des antennes, p.ex. dans le but de signalisation

33.

Method and system for transmitting the power of a radio frequency type signal received by a radio frequency receiver

      
Numéro d'application 16835945
Numéro de brevet 11190056
Statut Délivré - en vigueur
Date de dépôt 2020-03-31
Date de la première publication 2020-10-22
Date d'octroi 2021-11-30
Propriétaire EM MICROELECTRONIC-MARIN S.A. (Suisse)
Inventeur(s)
  • Saby, Jerome
  • Petit, Maeve
  • Coulot, Thomas

Abrégé

A method and device for transmitting (20) to an electrical element (4) the power of a radio frequency type signal received by a radio frequency receiver (1), e.g., a radio frequency identification (RFID) chip, the receiver (1) having a receiving antenna (2) and a voltage rectifier (3) of the signal received by the antenna (2), the transmission device (20) including a voltage converter (30) connected to the rectifier (3) of the chip and to the electrical element (4). The device includes a control system (40) configured to momentarily derive the signal from the rectifier (3) in order to define an optimal input voltage of the converter (30) for which the input impedance of the converter corresponds to the output impedance of the rectifier (2), and to redirect the DC signal to the voltage converter (30) by providing the converter with an input voltage setpoint corresponding to the optimal voltage.

Classes IPC  ?

  • H04B 1/16 - Circuits
  • H02J 50/20 - Circuits ou systèmes pour l'alimentation ou la distribution sans fil d'énergie électrique utilisant des micro-ondes ou des ondes radio fréquence
  • H02J 50/80 - Circuits ou systèmes pour l'alimentation ou la distribution sans fil d'énergie électrique mettant en œuvre l’échange de données, concernant l’alimentation ou la distribution d’énergie électrique, entre les dispositifs de transmission et les dispositifs de réception

34.

Method of determining an absolute angle of a magnetic field

      
Numéro d'application 16296581
Numéro de brevet 11467225
Statut Délivré - en vigueur
Date de dépôt 2019-03-08
Date de la première publication 2020-09-10
Date d'octroi 2022-10-11
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Pierobon, Lorenzo
  • Deschildre, Alexandre
  • Lojewski, Evan
  • Schlachter, Jeremy

Abrégé

A method of determining an absolute angle of a magnetic field includes receiving a first digital measurement value Bx of a first magnetic field component indicating intensity of the magnetic field along a first axis; receiving a second digital measurement value Bz of a second magnetic field component indicating the intensity of the magnetic field along a second axis, orthogonal to the first axis; determining absolute values for the first and second magnetic field components; and determining the angle of the magnetic field with respect to the first or second axis. The angle is determined so that the angle is derivable from the value of arcsin of Bz or of its approximation, when the absolute value of Bz≤ the absolute value of Bx, and derivable from the value of arccos of Bx or of its approximation, when the absolute value of Bz> the absolute value of Bx.

Classes IPC  ?

  • G01R 33/07 - Mesure de la direction ou de l'intensité de champs magnétiques ou de flux magnétiques en utilisant des dispositifs galvano-magnétiques des dispositifs à effet Hall
  • G01R 33/00 - Dispositions ou appareils pour la mesure des grandeurs magnétiques

35.

Flicker noise reduction in a temperature sensor arrangement

      
Numéro d'application 16716864
Numéro de brevet 11579023
Statut Délivré - en vigueur
Date de dépôt 2019-12-17
Date de la première publication 2020-08-06
Date d'octroi 2023-02-14
Propriétaire EM MICROELECTRONIC-MARIN S.A. (Suisse)
Inventeur(s)
  • Tao, Yonghong
  • Novac, Pinchas
  • Grosjean, Sylvain
  • Deschildre, Alexandre
  • Blangy, Hugues

Abrégé

b3) which is connected between the output (23) of the bandgap voltage generator (12) and the semiconductor junction (14), thereby providing said biasing current from the bandgap voltage generator (12) to the semiconductor junction (14).

Classes IPC  ?

  • G01K 7/01 - Mesure de la température basée sur l'utilisation d'éléments électriques ou magnétiques directement sensibles à la chaleur utilisant des éléments semi-conducteurs à jonctions PN
  • G05F 3/22 - Régulation de la tension ou du courant là où la tension ou le courant sont continus utilisant des dispositifs non commandés à caractéristiques non linéaires consistant en des dispositifs à semi-conducteurs en utilisant des combinaisons diode-transistor dans lesquelles les transistors sont uniquement du type bipolaire
  • G05F 3/02 - Régulation de la tension ou du courant
  • G05F 3/16 - Régulation de la tension ou du courant là où la tension ou le courant sont continus utilisant des dispositifs non commandés à caractéristiques non linéaires consistant en des dispositifs à semi-conducteurs
  • G05F 3/30 - Régulateurs utilisant la différence entre les tensions base-émetteur de deux transistors bipolaires fonctionnant à des densités de courant différentes

36.

Method of securely authenticating a transponder in communication with a server

      
Numéro d'application 16687795
Numéro de brevet 11356849
Statut Délivré - en vigueur
Date de dépôt 2019-11-19
Date de la première publication 2020-06-25
Date d'octroi 2022-06-07
Propriétaire EM MICROELECTRONIC-MARIN S.A. (Suisse)
Inventeur(s)
  • Salgado, Stéphanie
  • Guilloux, Julian

Abrégé

A method of authenticating a transponder communicating with a server, including: calculating a one-time password in the transponder with a dedicated algorithm, on the basis of the state of a counter and a physical quantity, such as a transmission delay determined in the transponder during reading by a reading device; transmitting the password to the server by the reading device, which determines a transmission delay of the transponder, and transmitting to the server, in addition to the password, the information about the transmission delay determined in the reading device; decrypting by the dedicated algorithm the password, and checking if the decrypted transmission delay of the received password corresponds to the transmission delay determined by the reading device within a determined temporal margin, and if the state of the counter is different from a received previous state of the counter so as to authenticate the transponder.

Classes IPC  ?

  • H04W 12/06 - Authentification
  • H04W 4/80 - Services utilisant la communication de courte portée, p.ex. la communication en champ proche, l'identification par radiofréquence ou la communication à faible consommation d’énergie
  • H04L 67/02 - Protocoles basés sur la technologie du Web, p.ex. protocole de transfert hypertexte [HTTP]

37.

DC-DC converter for a low voltage power source

      
Numéro d'application 16668294
Numéro de brevet 11025166
Statut Délivré - en vigueur
Date de dépôt 2019-10-30
Date de la première publication 2020-05-14
Date d'octroi 2021-06-01
Propriétaire EM MICROELECTRONIC MARIN S.A. (Suisse)
Inventeur(s)
  • Coustans, Mathieu
  • Theoduloz, Yves
  • Saby, Jerome
  • Marti, Cyril
  • Dellea, Mario

Abrégé

c) that generates a pulse signal that actuates a switch (11) so that the stepped-up, output voltage may be provided via a diode (12). The invention further relates to a method for actuating the DC-DC converter (1) for a power source (2) generating extremely low voltage.

Classes IPC  ?

  • H02M 3/158 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique
  • H02M 1/36 - Moyens pour mettre en marche ou arrêter les convertisseurs
  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p.ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande
  • H03K 3/03 - Circuits astables

38.

Anti-tearing protection system for non-volatile memories

      
Numéro d'application 16655988
Numéro de brevet 11392449
Statut Délivré - en vigueur
Date de dépôt 2019-10-17
Date de la première publication 2020-04-30
Date d'octroi 2022-07-19
Propriétaire EM MICROELECTRONIC-MARIN S.A. (Suisse)
Inventeur(s)
  • Novak, Tomas
  • Marinelli, Filippo

Abrégé

The present invention concerns an anti-tearing protection system (1) for a non-volatile memory (3) comprising a first memory block (5) and a second memory block (7), the first and second memory blocks (5, 7) being arranged to store a data set comprising user data and an error detection code obtained based on the user data. The first and second memory blocks (5, 7) can be read in a first read mode for determining logic states of data elements comprised in the data set according to the first read mode. The user data in a respective memory block are considered to be correct according to the first read mode if its error detection code equals a first given value. The first and second memory blocks (5, 7) can further be read in a second read mode for determining the logic states of the data elements comprised in data set according to the second read mode. The user data in a respective memory block are considered to be correct according to the second read mode if its error detection code equals the first given value and if the user data as read in the second read mode are determined to be identical to the user data as read in the first read mode. A third read mode may also be defined. The first read mode may be considered to be a normal read mode, while the second and third read modes may be used to determine if data were strongly written and erased, respectively.

Classes IPC  ?

  • G06F 11/10 - Détection ou correction d'erreur par introduction de redondance dans la représentation des données, p.ex. en utilisant des codes de contrôle en ajoutant des chiffres binaires ou des symboles particuliers aux données exprimées suivant un code, p.ex. contrôle de parité, exclusion des 9 ou des 11
  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement

39.

Programmable power amplifier

      
Numéro d'application 16144207
Numéro de brevet 10763805
Statut Délivré - en vigueur
Date de dépôt 2018-09-27
Date de la première publication 2020-04-02
Date d'octroi 2020-09-01
Propriétaire EM Microelectronic-Marin S.A. (Suisse)
Inventeur(s)
  • Rotzoll, Robert R.
  • Buescher, Kevin Scott

Abrégé

The present invention concerns a programmable power amplifier comprising: an amplifier core transistor circuit connected to an amplifier output node; a switch connected to the amplifier core transistor circuit, the switch being configured to switch on and off the amplifier core transistor circuit; and a feedback circuit of the amplifier core transistor circuit. The feedback circuit comprises a digital-to-analog converter and an operational amplifier having a first input node configured to receive a first reference signal; a second input node connected to the digital-to-analog converter; and an output node for outputting an operational amplifier output signal and connected to the amplifier core transistor circuit for controlling the amount of current flowing in the amplifier core transistor circuit. The digital-to-analog converter has a programmable resistance value for controlling the resistance of the digital-to-analog converter to thereby adjust a digital-to-analog converter output signal fed to the second input node of the operational amplifier for controlling an amplifier output signal at the amplifier output node.

Classes IPC  ?

  • H03F 1/14 - Modifications des amplificateurs pour réduire l'influence défavorable de l'impédance interne des éléments amplificateurs par utilisation de moyens de neutrodynage
  • H03F 3/217 - Amplificateurs de puissance de classe D; Amplificateurs à commutation
  • H03F 3/24 - Amplificateurs de puissance, p.ex. amplificateurs de classe B, amplificateur de classe C d'étages transmetteurs de sortie
  • H03F 3/72 - Amplificateurs commandés, c. à d. amplificateurs mis en service ou hors service au moyen d'un signal de commande

40.

System for managing at least one sub-assembly of an electric battery

      
Numéro d'application 16580405
Numéro de brevet 11398648
Statut Délivré - en vigueur
Date de dépôt 2019-09-24
Date de la première publication 2020-03-26
Date d'octroi 2022-07-26
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Scordilis, Thierry
  • Saby, Jerome
  • Casagrande, Arnaud
  • De Rosa, Luca

Abrégé

The system (4) is provided for managing at least one sub-assembly (2) of an electric battery. Each sub-assembly comprises a plurality of power storage cells (12). The system includes, for each power storage cell, a circuit (14) for managing the state of the cell and a communication circuit (16), which is configured such that it receives and transmits data relative to the cell. The communication circuit is configured such that it transposes, over a carrier frequency, the data to be received and transmitted, the value of said carrier frequency being greater than or equal to 1 GHz. The management system further includes, for each sub-assembly, a loss cable (18) connecting the power storage cells of said sub-assembly. The loss cable acts as a waveguide and is coupled by capacitive coupling to the communication circuit of each power storage cell.

Classes IPC  ?

  • H01M 10/42 - Procédés ou dispositions pour assurer le fonctionnement ou l'entretien des éléments secondaires ou des demi-éléments secondaires
  • H01M 10/44 - Méthodes pour charger ou décharger

41.

Detector circuit for an RFID-device

      
Numéro d'application 16142751
Numéro de brevet 10873322
Statut Délivré - en vigueur
Date de dépôt 2018-09-26
Date de la première publication 2020-03-26
Date d'octroi 2020-12-22
Propriétaire EM Microelectronic-Marin S.A. (Suisse)
Inventeur(s)
  • Rotzoll, Robert R
  • Buescher, Kevin Scott

Abrégé

A detector circuit being part of a Radio Frequency Identification (RFID) device is provided, including: a bias current generator circuit configured to generate an output bias current that is proportional to the square of a temperature-dependent input current; first and second Field-Effect Transistor (FET) devices; at least one of the first and the second FET devices is biased by means of the output bias current of the bias current generator circuit so that FET device(s) operates in a sub-threshold region; an incoming Radio Frequency (RF) signal being coupled into at least one of the first and the second FET devices; a current source configured to generate a variable threshold current; and a comparator configured to determine, based on the variable threshold current and the incoming RF signal, whether a value of the incoming RF signal exceeds a threshold value.

Classes IPC  ?

  • H03K 3/011 - Modifications du générateur pour compenser les variations de valeurs physiques, p.ex. tension, température
  • G05F 3/16 - Régulation de la tension ou du courant là où la tension ou le courant sont continus utilisant des dispositifs non commandés à caractéristiques non linéaires consistant en des dispositifs à semi-conducteurs
  • G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire
  • H03K 3/012 - Modifications du générateur pour améliorer le temps de réponse ou pour diminuer la consommation d'énergie
  • H03K 5/24 - Circuits présentant plusieurs entrées et une sortie pour comparer des impulsions ou des trains d'impulsions entre eux en ce qui concerne certaines caractéristiques du signal d'entrée, p.ex. la pente, l'intégrale la caractéristique étant l'amplitude
  • H03K 17/687 - Commutation ou ouverture de porte électronique, c. à d. par d'autres moyens que la fermeture et l'ouverture de contacts caractérisée par l'utilisation de composants spécifiés par l'utilisation, comme éléments actifs, de dispositifs à semi-conducteurs les dispositifs étant des transistors à effet de champ
  • H03M 1/66 - Convertisseurs numériques/analogiques

42.

Method for improving threshold accuracy in an RFID-device through offset cancellation

      
Numéro d'application 16142733
Numéro de brevet 10523157
Statut Délivré - en vigueur
Date de dépôt 2018-09-26
Date de la première publication 2019-12-31
Date d'octroi 2019-12-31
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Rotzoll, Robert R.
  • Buescher, Kevin Scott

Abrégé

A method for improving threshold accuracy in an RFID-device through offset cancellation, and including the steps of providing a comparator including a first and a second amplifiers, providing a current output digital-to-analogue converter, AC-coupling in an RF-signal into the detector circuit, during a first phase, applying a signal based on the RF-signal into the first amplifier while a current of the DAC is set to zero, and applying a current of the DAC into the second amplifier while a signal based on the RF-signal is set to zero, during a second phase, applying the current of the DAC into the first amplifier while the signal based on the RF-signal is set to zero, and applying the signal based on the RF-signal into the second amplifier while the current of the DAC is set to zero.

Classes IPC  ?

  • G06K 19/00 - Supports d'enregistrement pour utilisation avec des machines et avec au moins une partie prévue pour supporter des marques numériques
  • H03F 1/02 - Modifications des amplificateurs pour augmenter leur rendement, p.ex. étages classe A à pente glissante, utilisation d'une oscillation auxiliaire
  • H03K 5/24 - Circuits présentant plusieurs entrées et une sortie pour comparer des impulsions ou des trains d'impulsions entre eux en ce qui concerne certaines caractéristiques du signal d'entrée, p.ex. la pente, l'intégrale la caractéristique étant l'amplitude
  • H03F 3/19 - Amplificateurs à haute fréquence, p.ex. amplificateurs radiofréquence comportant uniquement des dispositifs à semi-conducteurs
  • G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire
  • H03K 3/037 - Circuits bistables
  • H03M 1/66 - Convertisseurs numériques/analogiques

43.

Demodulator for an RFID circuit

      
Numéro d'application 16410304
Numéro de brevet 11012271
Statut Délivré - en vigueur
Date de dépôt 2019-05-13
Date de la première publication 2019-12-05
Date d'octroi 2021-05-18
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Venca, Alessandro
  • Moser, Michel

Abrégé

An RFID circuit and to a demodulator for an RFID circuit, the demodulator including an input and at least one output, a clock extractor connected to the input, a comparator connected to at least one output, a finite impulse response FIR filter arrangement connected to the input and connected to the comparator.

Classes IPC  ?

  • H04L 27/06 - Circuits de démodulation; Circuits récepteurs
  • H04B 5/00 - Systèmes de transmission à induction directe, p.ex. du type à boucle inductive
  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré

44.

Elementary cell and charge pumps comprising such an elementary cell

      
Numéro d'application 16402905
Numéro de brevet 10910945
Statut Délivré - en vigueur
Date de dépôt 2019-05-03
Date de la première publication 2019-12-05
Date d'octroi 2021-02-02
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Coustans, Mathieu
  • Plavec, Lubomir
  • Dellea, Mario

Abrégé

The elementary pumping cell comprises an input (E) receiving an input voltage (Vin), a clock terminal (H) receiving a first clock signal (CK1) and an output (S), a first capacitor (C1) having a first terminal connected to the clock terminal and a second terminal, a first transistor (A1) having a first source/drain terminal coupled to the input, a second source/drain terminal and a gate terminal, a second transistor (A2) having a first source/drain terminal, a second source/drain terminal coupled to the input and a gate terminal coupled to the second terminal of the first capacitor, a third transistor (A3) having a first source/drain terminal coupled to the first source/drain terminal of the second transistor, a second source/drain terminal coupled to the gate terminal of the second transistor and a gate terminal coupled to the input, and a fourth transistor (A4) having a first source/drain terminal coupled to the second source/drain terminal of the first transistor, a second source/drain terminal coupled to the first source/drain terminal of the second and third transistors and a gate terminal coupled to the input. The gate terminal of the first transistor is coupled to the gate terminal of the second transistor.

Classes IPC  ?

  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p.ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande

45.

Power management integrated circuit including a supervisory circuit that controls a switch arranged between a node of an electrical resistance circuit and a reference potential node

      
Numéro d'application 16371458
Numéro de brevet 11003232
Statut Délivré - en vigueur
Date de dépôt 2019-04-01
Date de la première publication 2019-10-10
Date d'octroi 2021-05-11
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Saby, Jerome
  • Contaldo, Matteo
  • Theoduloz, Yves

Abrégé

A power management integrated circuit including a reference signal generator, a start-up unit and a supervisory circuit. The supervisory circuit includes an electrical resistance circuit connected between a first end node and a second end node; a power supply input for receiving a supply voltage, this power supply input being connected to the first end node; a low reference potential node; a comparator for comparing a reference voltage value at a first input and a divided voltage value at a second input connected to an internal electrical node of the electrical resistance circuit, the comparator can output a monitoring signal. The supervisory circuit includes a switch controlled by the start-up unit so that the switch is selectively closed and opened based on a detected operational state of the reference signal generator indicating a normal functioning phase of the power management circuit.

Classes IPC  ?

  • G06F 1/00 - TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES - Détails non couverts par les groupes et
  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation
  • G06F 1/28 - Surveillance, p.ex. détection des pannes d'alimentation par franchissement de seuils
  • H02M 1/36 - Moyens pour mettre en marche ou arrêter les convertisseurs
  • G06F 1/3234 - Gestion de l’alimentation, c. à d. passage en mode d’économie d’énergie amorcé par événements Économie d’énergie caractérisée par l'action entreprise
  • G06F 1/3287 - Gestion de l’alimentation, c. à d. passage en mode d’économie d’énergie amorcé par événements Économie d’énergie caractérisée par l'action entreprise par la mise hors tension d’une unité fonctionnelle individuelle dans un ordinateur

46.

Method of authenticating a transponder in communication with a server

      
Numéro d'application 16267406
Numéro de brevet 11134382
Statut Délivré - en vigueur
Date de dépôt 2019-02-05
Date de la première publication 2019-08-22
Date d'octroi 2021-09-28
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Novak, Tomas
  • Guilloux, Julian
  • Salgado, Stephanie

Abrégé

A method of authenticating a transponder in communication with a server. The method includes the steps of defining a word in the transponder with a previous state of a counter of the transponder, incremented by a random number generated in the transponder, calculating a one-time password in the transponder with the aid of an HOTP algorithm and of a secret key on the basis of the word, transmitting the word and the one-time password to the server, calculating another one-time password in the server with the word received from the transponder by the HOTP algorithm and with one and the same secret key, and checking whether the passwords are identical so as to authenticate the transponder and authorize access to a site determined by the server.

Classes IPC  ?

  • H04L 29/06 - Commande de la communication; Traitement de la communication caractérisés par un protocole
  • H04W 12/06 - Authentification
  • H04L 9/08 - Répartition de clés
  • H04L 9/32 - Dispositions pour les communications secrètes ou protégées; Protocoles réseaux de sécurité comprenant des moyens pour vérifier l'identité ou l'autorisation d'un utilisateur du système
  • H04W 12/082 - Sécurité d'accès utilisant la révocation d’autorisation
  • H04W 12/108 - Intégrité des sources

47.

Electronic device for measuring a physical parameter

      
Numéro d'application 16210005
Numéro de brevet 10976340
Statut Délivré - en vigueur
Date de dépôt 2018-12-05
Date de la première publication 2019-06-13
Date d'octroi 2021-04-13
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Grosjean, Sylvain
  • Tao, Yonghong
  • Deschildre, Alexandre
  • Blangy, Hugues

Abrégé

An electronic measuring device for measuring a physical parameter includes a differential analogue sensor formed from two capacitances—an excitation circuit of the differential analogue sensor providing to the sensor two electrical excitation signals which are inverted—a measuring circuit which generates an analogue electrical voltage which is a function determined from the value of the sensor, and a circuit for compensating for a possible offset of the sensor, which is formed from a compensation capacitance, which is excited by its own electrical excitation signal. The excitation circuit is arranged in order to be able to provide to an additional capacitance of the compensation circuit its own electrical excitation signal having a linear dependence on the absolute temperature with a determined proportionality factor in order to compensate for a drift in temperature of an electrical assembly of the measuring device comprising at least the compensation capacitance.

Classes IPC  ?

  • G01P 15/125 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération en ayant recours aux forces d'inertie avec conversion en valeurs électriques ou magnétiques au moyen de capteurs à capacité
  • G01D 5/24 - Moyens mécaniques pour le transfert de la grandeur de sortie d'un organe sensible; Moyens pour convertir la grandeur de sortie d'un organe sensible en une autre variable, lorsque la forme ou la nature de l'organe sensible n'imposent pas un moyen de conversion déterminé; Transducteurs non spécialement adaptés à une variable particulière utilisant des moyens électriques ou magnétiques influençant la valeur d'un courant ou d'une tension en faisant varier la capacité
  • G01P 1/00 - MESURE DES VITESSES LINÉAIRES OU ANGULAIRES, DE L’ACCÉLÉRATION, DE LA DÉCÉLÉRATION OU DES CHOCS; INDICATION DE LA PRÉSENCE OU DE L’ABSENCE D’UN MOUVEMENT; INDICATION DE LA DIRECTION D’UN MOUVEMENT - Parties constitutives des instruments
  • G01P 15/08 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération en ayant recours aux forces d'inertie avec conversion en valeurs électriques ou magnétiques

48.

Interface circuit for a capacitive accelerometer sensor

      
Numéro d'application 16001107
Numéro de brevet 10725066
Statut Délivré - en vigueur
Date de dépôt 2018-06-06
Date de la première publication 2018-12-20
Date d'octroi 2020-07-28
Propriétaire EM Microeletronic-Marin SA (Suisse)
Inventeur(s)
  • Tao, Yonghong
  • Grosjean, Sylvain
  • Daga, Jean-Michel

Abrégé

The present invention relates to an interface circuit for a capacitive accelerometer sensor for measuring an acceleration value sensed by the sensor. The interface circuit comprises a plurality of electrical switches and three programmable capacitors. Two of the programmable capacitors are arranged to implement gain trimming of the interface circuit, while one of the programmable capacitors is arranged to implement acceleration range selection.

Classes IPC  ?

  • G01P 15/125 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération en ayant recours aux forces d'inertie avec conversion en valeurs électriques ou magnétiques au moyen de capteurs à capacité
  • G01D 5/241 - Moyens mécaniques pour le transfert de la grandeur de sortie d'un organe sensible; Moyens pour convertir la grandeur de sortie d'un organe sensible en une autre variable, lorsque la forme ou la nature de l'organe sensible n'imposent pas un moyen de conversion déterminé; Transducteurs non spécialement adaptés à une variable particulière utilisant des moyens électriques ou magnétiques influençant la valeur d'un courant ou d'une tension en faisant varier la capacité par mouvement relatif d'électrodes de condensateur
  • G01D 5/24 - Moyens mécaniques pour le transfert de la grandeur de sortie d'un organe sensible; Moyens pour convertir la grandeur de sortie d'un organe sensible en une autre variable, lorsque la forme ou la nature de l'organe sensible n'imposent pas un moyen de conversion déterminé; Transducteurs non spécialement adaptés à une variable particulière utilisant des moyens électriques ou magnétiques influençant la valeur d'un courant ou d'une tension en faisant varier la capacité
  • H03F 3/00 - Amplificateurs comportant comme éléments d'amplification uniquement des tubes à décharge ou uniquement des dispositifs à semi-conducteurs
  • H03G 3/00 - Commande de gain dans les amplificateurs ou les changeurs de fréquence

49.

Electronic watch allowing data to be received

      
Numéro d'application 15985743
Numéro de brevet 10983483
Statut Délivré - en vigueur
Date de dépôt 2018-05-22
Date de la première publication 2018-12-06
Date d'octroi 2021-04-20
Propriétaire EM Microelectronic-Marin S.A. (Suisse)
Inventeur(s) Jaeggi, Hugo

Abrégé

Transmission means capable of transmitting the extracted data to the control member.

Classes IPC  ?

  • G04G 21/00 - Dispositifs d'entrée ou de sortie intégrés dans des garde-temps
  • G04G 19/00 - Circuits d'alimentation en énergie électrique spécialement adaptés pour l'utilisation dans des garde-temps électroniques
  • H02J 7/35 - Fonctionnement en parallèle, dans des réseaux, de batteries avec d'autres sources à courant continu, p.ex. batterie tampon avec des cellules sensibles à la lumière
  • G04C 11/00 - Synchronisation d'horloges à systèmes moteurs indépendants
  • G04R 20/26 - Mise à l’heure à partir de l’information horaire portée dans le signal radio de façon explicite ou implicite le signal radio étant un signal de communication en champ proche
  • G04G 5/00 - Mise à l'heure, c. à d. correction ou changement de l'indication de l'heure
  • H04B 10/80 - Aspects optiques concernant l’utilisation de la transmission optique pour des applications spécifiques non prévues dans les groupes , p.ex. alimentation par faisceau optique ou transmission optique dans l’eau
  • H04B 10/114 - Systèmes d’intérieur ou à courte portée
  • H04B 10/60 - Récepteurs

50.

Self-polarised quartz oscillator circuit

      
Numéro d'application 15949193
Numéro de brevet 10581380
Statut Délivré - en vigueur
Date de dépôt 2018-04-10
Date de la première publication 2018-11-29
Date d'octroi 2020-03-03
Propriétaire EM Microelectronic-Martin SA (Suisse)
Inventeur(s)
  • Coustans, Mathieu
  • Rossi, Luca
  • Godat, Yves

Abrégé

The self-polarised quartz oscillator circuit comprises an amplifier with an output which is connected to a first electrode of the quartz and an input which is connected to a second electrode of the quartz, an output capacitor which is connected to the first electrode of the quartz and an input capacitor which is connected to the second electrode of the quartz. The amplifier is polarised by a current through a MOS polarisation transistor, which is generated in an amplitude regulation assembly which comprises also an amplitude regulation stage. The second electrode of the quartz is connected to the gate of the polarisation transistor and to the amplitude regulation stage in order to modulate the polarisation current and to regulate the oscillation amplitude of the quartz.

Classes IPC  ?

  • H03L 5/00 - Commande automatique de la tension, du courant ou de la puissance
  • H03B 5/36 - Production d'oscillation au moyen d'un amplificateur comportant un circuit de réaction entre sa sortie et son entrée l'élément déterminant la fréquence étant un résonateur électromécanique un résonateur piézo-électrique l'élément actif de l'amplificateur comportant un dispositif semi-conducteur

51.

Low power voltage regulator

      
Numéro d'application 15879614
Numéro de brevet 10126770
Statut Délivré - en vigueur
Date de dépôt 2018-01-25
Date de la première publication 2018-09-13
Date d'octroi 2018-11-13
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Nerad, Jiri

Abrégé

A voltage regulator for driving a digital circuit includes an input terminal and an output terminal, a pass device and a first capacitor, and a boost circuit connected to the pass device or to the first capacitor and having a regulator boost input terminal connectable to the boost signal output terminal. The output terminal is connectable to a power terminal of a digital or switching circuit having at least a boost signal output terminal. The boost circuit includes a boost capacitor and a switching arrangement connected to the regulator boost input terminal and connected to the boost capacitor. The switching arrangement is controllable by a boost signal generated by the digital or switching circuit.

Classes IPC  ?

  • G05F 1/565 - Régulation de la tension ou de l'intensité là où la variable effectivement régulée par le dispositif de réglage final est du type continu utilisant des dispositifs à semi-conducteurs en série avec la charge comme dispositifs de réglage final sensible à une condition du système ou de sa charge en plus des moyens sensibles aux écarts de la sortie du système, p.ex. courant, tension, facteur de puissance
  • G05F 1/575 - Régulation de la tension ou de l'intensité là où la variable effectivement régulée par le dispositif de réglage final est du type continu utilisant des dispositifs à semi-conducteurs en série avec la charge comme dispositifs de réglage final caractérisé par le circuit de rétroaction
  • H02M 3/157 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation avec commande numérique
  • H02M 3/06 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p.ex. diviseur de tension
  • H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation

52.

Electronic oscillator

      
Numéro d'application 15894420
Numéro de brevet 10411648
Statut Délivré - en vigueur
Date de dépôt 2018-02-12
Date de la première publication 2018-09-13
Date d'octroi 2019-09-10
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Cao-Thong, Tu
  • Dellea, Mario

Abrégé

The present invention concerns an electronic oscillator comprising: an LC resonant circuit comprising an inductive component and a capacitive component, the LC resonant circuit being connected to a first reference voltage node and to an oscillator output node; a first transistor connected to the oscillator output node and arranged to periodically operate in a conducting state and a non-conducting state; and a phase shift circuit. A phase shift circuit output is connected to the first transistor, while a phase shift circuit input is connected by a first feedback circuit to the oscillator output node. The phase shift circuit comprises a signal phase shifter for shifting the phase of a first feedback signal from the first feedback circuit by substantially 180 degrees. The phase shift circuit further comprises a signal adder for adding a first signal from the signal phase shifter and a second signal to obtain a summed signal; and a second transistor connected to the signal adder for mirroring the summed signal to the oscillator output node through the first transistor.

Classes IPC  ?

  • H03B 5/12 - Eléments déterminant la fréquence comportant des inductances ou des capacités localisées l'élément actif de l'amplificateur étant un dispositif à semi-conducteurs

53.

Method for measuring a physical parameter and electronic circuit for implementing the same

      
Numéro d'application 15915577
Numéro de brevet 10288654
Statut Délivré - en vigueur
Date de dépôt 2018-03-08
Date de la première publication 2018-07-12
Date d'octroi 2019-05-14
Propriétaire EM MICROELECTRONIC MARIN S.A. (Suisse)
Inventeur(s)
  • Deschildre, Alexandre
  • Grosjean, Sylvain

Abrégé

dac), as a function of a digital signal provided by the logic unit, to the first resistor (R1) in a first phase of a measurement cycle, whereas the second resistor (R2) is polarized by a polarization voltage, and to the second resistor in a second phase, whereas the first resistor is polarized by a polarization voltage via a switching unit.

Classes IPC  ?

  • G01C 19/5776 - Traitement de signal non spécifique à l'un des dispositifs couverts par les groupes
  • G01R 27/02 - Mesure de résistances, de réactances, d'impédances réelles ou complexes, ou autres caractéristiques bipolaires qui en dérivent, p.ex. constante de temps
  • G01P 15/12 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération en ayant recours aux forces d'inertie avec conversion en valeurs électriques ou magnétiques par modification d'une résistance électrique
  • G01P 15/18 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération dans plusieurs dimensions
  • G01L 1/22 - Mesure des forces ou des contraintes, en général en faisant usage des cellules électrocinétiques, c. à d. des cellules contenant un liquide, dans lesquelles un potentiel électrique est produit ou modifié par l'application d'une contrainte en utilisant des jauges de contrainte à résistance
  • G01D 5/16 - Moyens mécaniques pour le transfert de la grandeur de sortie d'un organe sensible; Moyens pour convertir la grandeur de sortie d'un organe sensible en une autre variable, lorsque la forme ou la nature de l'organe sensible n'imposent pas un moyen de conversion déterminé; Transducteurs non spécialement adaptés à une variable particulière utilisant des moyens électriques ou magnétiques influençant la valeur d'un courant ou d'une tension en faisant varier la résistance

54.

Dual communication frequency RFID circuit equipped with a tamper-evident loop

      
Numéro d'application 15831444
Numéro de brevet 10152863
Statut Délivré - en vigueur
Date de dépôt 2017-12-05
Date de la première publication 2018-06-28
Date d'octroi 2018-12-11
Propriétaire EM Microelectronic-Marin S.A. (Suisse)
Inventeur(s)
  • Lamothe, Christian
  • Muller, Paul
  • Stojanovic, Goran

Abrégé

A dual communication frequency RFID circuit includes a logic unit for processing data signals received or transmitted at a first frequency by a first antenna or at a second frequency by a second antenna, and a unit for managing the state of a tamper loop linked to the integrated circuit by two connection terminals. The management unit includes a first low-pass filter linked to a first connection terminal, a second low-pass filter linked to a second connection terminal, a current source for supplying a current through the first low-pass filter, a switch linked at the output of the second low-pass filter, and a first inverter connected between the current source and the first low-pass filter for supplying an output signal for the state of the tamper loop to the logic unit.

Classes IPC  ?

  • G08B 13/24 - Déclenchement électrique par une interférence avec la distribution d'un champ électromagnétique
  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré
  • G06K 19/073 - Dispositions particulières pour les circuits, p.ex. pour protéger le code d'identification dans la mémoire

55.

Voltage regulation circuit for an RFID circuit

      
Numéro d'application 15380663
Numéro de brevet 10043124
Statut Délivré - en vigueur
Date de dépôt 2016-12-15
Date de la première publication 2018-06-21
Date d'octroi 2018-08-07
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Buescher, Kevin Scott

Abrégé

at least one switch (24) arranged between the input (20) and the output (22) and connected to the input (20) and the output (22), wherein the switch (24) is capable to electrically connect the output (22) to the input (20) and to disconnect the output (22) from the input (20).

Classes IPC  ?

  • G06K 19/06 - Supports d'enregistrement pour utilisation avec des machines et avec au moins une partie prévue pour supporter des marques numériques caractérisés par le genre de marque numérique, p.ex. forme, nature, code
  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré

56.

Method for providing identification and access with respect to a radio-frequency tag

      
Numéro d'application 15806464
Numéro de brevet 10229300
Statut Délivré - en vigueur
Date de dépôt 2017-11-08
Date de la première publication 2018-06-14
Date d'octroi 2019-03-12
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Springer, James J.
  • Hrdy, Tomas
  • Jager, Martin

Abrégé

A method for providing identification and access with respect to a passive radio-frequency tag in a tag population, the passive tag receiving ACK commands includes an identification parameter in the form of a 16-bit number. The method includes a step of receiving a command for initiating an inventory round or a command for initiating a tag access, generating a 16-bit value referred to as first or second binding handle, backscattering the first or second binding handle, receiving an ACK command, and analyzing the identification parameter of the ACK command, and in a case where the identification parameter includes the reader identifier then ignoring the ACK command.

Classes IPC  ?

  • G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire
  • G06K 7/00 - Méthodes ou dispositions pour la lecture de supports d'enregistrement
  • G06F 7/58 - Générateurs de nombres aléatoires ou pseudo-aléatoires

57.

Method for providing identification and access with respect to a radio-frequency tag

      
Numéro d'application 15813620
Numéro de brevet 10509993
Statut Délivré - en vigueur
Date de dépôt 2017-11-15
Date de la première publication 2018-06-14
Date d'octroi 2019-12-17
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Springer, James J
  • Hrdy, Tomas
  • Jager, Martin

Abrégé

A method for providing identification and access with respect to a passive radio-frequency tag in a tag population, the passive tag being configured for receiving ACK commands including an identification parameter, the method including receiving an initiating command for identifying and accessing a tag, the initiating command including a slot number having a first value if a value in a slot counter of the tag is equal to the first value, then transitioning to an Open or a Secured state, otherwise transitioning to an Arbitrate state in a case where the tag has transitioned to the Arbitrate state, receiving a command for repeating a tag access request, referred to as repetition command, the command including a slot number having a second value, different from the first value, the second value being equal to the value in the slot counter of the tag, transitioning to the Open or Secured state, receiving an ACK command, ignoring the ACK command.

Classes IPC  ?

  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré
  • G06K 7/00 - Méthodes ou dispositions pour la lecture de supports d'enregistrement
  • H04B 5/00 - Systèmes de transmission à induction directe, p.ex. du type à boucle inductive

58.

Capacitive accelerometer

      
Numéro d'application 15805232
Numéro de brevet 10564176
Statut Délivré - en vigueur
Date de dépôt 2017-11-07
Date de la première publication 2018-05-24
Date d'octroi 2020-02-18
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Grosjean, Sylvain
  • Tao, Yonghong
  • Daga, Jean-Michel

Abrégé

A capacitive accelerometer for measuring an acceleration value is provided, including a first and a second electrode; a third mobile electrode arranged therebetween, and forming with the first electrode a first capacitor, and with the second electrode a second capacitor, the third electrode being displaced when the accelerometer is subject to acceleration and generates a capacitance difference value transformable to electrical charges; a first and a second voltage source configured to selectively apply first and second voltages to the first and the second electrodes, respectively, and a third voltage to the third electrode, and to generate electrostatic forces acting on the third electrode, the first, second and/or third voltages applied during electrical charge transfers for collecting the electrical charges to measure the acceleration; and an electrostatic force compensator to compensate for missing electrostatic forces due to a modified charge transfer rate, a compensation amount dependent on the modified rate.

Classes IPC  ?

  • G01P 15/125 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération en ayant recours aux forces d'inertie avec conversion en valeurs électriques ou magnétiques au moyen de capteurs à capacité
  • G01P 15/13 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération en ayant recours aux forces d'inertie avec conversion en valeurs électriques ou magnétiques en mesurant la force nécessaire pour remettre à sa position de repos une masse d'épreuve soumise aux forces d'inertie
  • G01P 15/18 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération dans plusieurs dimensions
  • G01P 21/00 - Essai ou étalonnage d'appareils ou de dispositifs couverts par les autres groupes de la présente sous-classe

59.

Regulation circuit for a charge pump and method of regulation

      
Numéro d'application 15859884
Numéro de brevet 10305378
Statut Délivré - en vigueur
Date de dépôt 2018-01-02
Date de la première publication 2018-05-24
Date d'octroi 2019-05-28
Propriétaire EM MICROELECTRONIC MARIN S.A. (Suisse)
Inventeur(s)
  • Plavec, Lubomir
  • Marinelli, Filippo

Abrégé

a supply or voltage generator coupled to an output of the detector and having an output coupled to the charge pump to vary an amplitude of a clock signal within the charge pump in dependence of the analysis of the detector.

Classes IPC  ?

  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p.ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande
  • G11C 5/14 - Dispositions pour l'alimentation
  • G11C 7/12 - Circuits de commande de lignes de bits, p.ex. circuits d'attaque, de puissance, de tirage vers le haut, d'abaissement, circuits de précharge, circuits d'égalisation, pour lignes de bits
  • G11C 7/14 - Gestion de cellules factices; Générateurs de tension de référence de lecture
  • G11C 7/22 - Circuits de synchronisation ou d'horloge pour la lecture-écriture [R-W]; Générateurs ou gestion de signaux de commande pour la lecture-écriture [R-W]

60.

Method for providing a reader with a tamper loop status of a radio-frequency transponder

      
Numéro d'application 15800844
Numéro de brevet 10956801
Statut Délivré - en vigueur
Date de dépôt 2017-11-01
Date de la première publication 2018-05-10
Date d'octroi 2021-03-23
Propriétaire EM Microelectronic-Marin S.A. (Suisse)
Inventeur(s)
  • Riedel, Juergen
  • Muller, Paul
  • Stojanovic, Goran
  • Bicak, Jan

Abrégé

A method provides a tamper loop status of a radio-frequency transponder to a reader. The transponder communicates with the reader at a first frequency according to a first communication protocol. The transponder includes a first non-volatile memory for storing a first set of data of the first communication protocol. The first memory includes a user memory having two portions and each portion includes a data item specific to a status of the tamper loop. The method is performed by the transponder after receiving a request according to the first protocol to read the user memory and includes generating a logical view of the user memory, the logical view including only one of the two portions that is selected according to a value of a binary parameter representative of a status of the tamper loop. The method also includes providing the logical view to the reader via the first protocol.

Classes IPC  ?

  • G06K 19/073 - Dispositions particulières pour les circuits, p.ex. pour protéger le code d'identification dans la mémoire
  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré
  • G06K 19/02 - Supports d'enregistrement pour utilisation avec des machines et avec au moins une partie prévue pour supporter des marques numériques caractérisés par l'utilisation de matériaux spécifiés, p.ex. pour éviter l'usure pendant le transport à travers la machine
  • G06K 19/077 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré - Détails de structure, p.ex. montage de circuits dans le support
  • G08B 13/24 - Déclenchement électrique par une interférence avec la distribution d'un champ électromagnétique

61.

Humidity sensor with heat module

      
Numéro d'application 15553402
Numéro de brevet 10429334
Statut Délivré - en vigueur
Date de dépôt 2016-02-24
Date de la première publication 2018-03-15
Date d'octroi 2019-10-01
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Novac, Pinchas

Abrégé

A humidity sensor is provided, including a silicon base plate on which several intermetallic dielectric layers, each of which is provided with a metallic zone, and a metal layer are disposed, wherein the metal layer is etched to form two electrodes, each including an armature provided with a plurality of arms, wherein each armature is mounted so that the arms are interlaced to have arms positioned to face one another. The sensor also includes a temperature module or a heating module.

Classes IPC  ?

  • G01N 27/22 - Recherche ou analyse des matériaux par l'emploi de moyens électriques, électrochimiques ou magnétiques en recherchant l'impédance en recherchant la capacité
  • G01N 27/12 - Recherche ou analyse des matériaux par l'emploi de moyens électriques, électrochimiques ou magnétiques en recherchant l'impédance en recherchant la résistance d'un corps solide dépendant de la réaction avec un fluide

62.

Integrated circuit die having a split solder pad

      
Numéro d'application 15678186
Numéro de brevet 10192798
Statut Délivré - en vigueur
Date de dépôt 2017-08-16
Date de la première publication 2018-02-22
Date d'octroi 2019-01-29
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Kuratli, Christoph
  • Dupraz, Yves

Abrégé

An electronic system is provided, including an integrated circuit die having at least 2 bond pads, and a redistribution layer having at least one solder pad including 2 portions separated from each other and configured to provide an electrical connection between each of the 2 portions by a solder ball disposed on the solder pad, and to electrically isolate the 2 portions in an absence of the solder ball on the solder pad, and at least 2 redistribution wires, each connecting a different one of the portions to a different one of the bond pads, a second bond pad being connected via a second redistribution wire to a second portion being dedicated to die testing; and a grounded printed circuit board track, wherein the solder ball is disposed between the solder pad and the track, and neither of the redistribution wires traverses a separation space between the 2 portions.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • G01R 31/317 - Tests de circuits numériques
  • G01R 31/3193 - Matériel de test, c. à d. circuits de traitement de signaux de sortie avec une comparaison entre la réponse effective et la réponse connue en l'absence d'erreur
  • H01L 23/525 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées avec des interconnexions modifiables

63.

Integrated circuit die having a split solder pad

      
Numéro d'application 15678201
Numéro de brevet 10096561
Statut Délivré - en vigueur
Date de dépôt 2017-08-16
Date de la première publication 2018-02-22
Date d'octroi 2018-10-09
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Kuratli, Christoph
  • Dupraz, Yves

Abrégé

An integrated circuit die having at least two bond pads, a redistribution layer, the redistribution layer including at least one solder pad including comprising two portions arranged to enable an electrical connection between each other by a same solder ball placed on the solder pad, but electrically isolated of each other in the absence of a solder ball on the solder pad at least two redistribution wires, each one connecting one of the two portions to one of the two bond pads, a first bond pad connected via a first redistribution wire to a first portion of the solder pad being dedicated to digital ground and a second bond pad connected via a second redistribution wire to a second portion of the solder pad being dedicated to analog ground.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 23/31 - Capsulations, p.ex. couches de capsulation, revêtements caractérisées par leur disposition

64.

Assembly of connected terminals for programming and managing a selection of functions

      
Numéro d'application 15557161
Numéro de brevet 10796300
Statut Délivré - en vigueur
Date de dépôt 2016-03-02
Date de la première publication 2018-02-15
Date d'octroi 2020-10-06
Propriétaire EM Microelectronic-Marin S.A. (Suisse)
Inventeur(s)
  • Hayek, Georges Nicolas
  • Willemin, Michel
  • Martin, Jean-Claude
  • Gyger, Thomas

Abrégé

An assembly includes a main terminal equipped with a communication module using at least a first communications protocol capable of connecting the main terminal to a communication network, which enables the use of at least one function, the main terminal being arranged to use at least one configuration program, and the configuration program enables at least one preferred function to be selected and a code representing the selected preferred function to be generated, and a second communications protocol. The assembly additionally comprises at least one secondary terminal equipped with a passive communication module using the second communications protocol to communicate with the main terminal in order to protect the code representing the selected preferred function.

Classes IPC  ?

  • G06Q 20/34 - Architectures, schémas ou protocoles de paiement caractérisés par l'emploi de dispositifs spécifiques utilisant des cartes, p.ex. cartes à puces ou cartes magnétiques
  • G06Q 20/32 - Architectures, schémas ou protocoles de paiement caractérisés par l'emploi de dispositifs spécifiques utilisant des dispositifs sans fil
  • H04M 1/725 - Téléphones sans fil
  • G07C 9/00 - Enregistrement de l’entrée ou de la sortie d'une entité isolée
  • H04W 4/80 - Services utilisant la communication de courte portée, p.ex. la communication en champ proche, l'identification par radiofréquence ou la communication à faible consommation d’énergie
  • H04W 4/50 - Fourniture de services ou reconfiguration de services
  • G07C 9/20 - Enregistrement de l’entrée ou de la sortie d'une entité isolée comportant l’utilisation d’un laissez-passer

65.

Shock detector circuit

      
Numéro d'application 15507373
Numéro de brevet 10152026
Statut Délivré - en vigueur
Date de dépôt 2015-09-03
Date de la première publication 2017-10-05
Date d'octroi 2018-12-11
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Godat, Yves
  • Jeannet, Nicolas

Abrégé

An electronic device including: a calculation unit configured to generate a signal representative of a physical magnitude, for a motor driving a display device, the motor including two terminals, one positive and one negative, via which the calculation unit controls the motor; at least one shock detection circuit connected between the calculation unit and one terminal of the motor for detection of an external shock applied to the motor. The shock detection circuit includes a comparison part comparing an induced voltage generated in the motor following a shock to a predetermined reference voltage to identify a shock, and a selection part.

Classes IPC  ?

  • H02P 8/02 - Dispositions pour la commande de moteurs dynamo-électriques tournant pas à pas spécialement adaptées pour les moteurs pas à pas monophasés ou bipolaires, p.ex. moteurs de montre, moteurs d'horloge
  • G04C 3/14 - Horloges ou montres électromécaniques indépendantes d'autres garde-temps et dans lesquelles le mouvement est entretenu par des moyens électriques comprenant un moteur pas à pas
  • G01P 15/00 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération

66.

Method and device for bluetooth low power communication

      
Numéro d'application 14974168
Numéro de brevet 09918186
Statut Délivré - en vigueur
Date de dépôt 2015-12-18
Date de la première publication 2017-06-22
Date d'octroi 2018-03-13
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Jakusovszky, Mark
  • Morin, Marc
  • Springer, James

Abrégé

A method for transmitting a beacon message, the method generating, with a beacon generating device at least one beacon message, wherein the at least one beacon message is defined by a beacon message format, wherein the beacon message format comprises a preamble field, an access address field, a protocol data unit (PDU) field and a cyclic redundancy check (CRC) field, wherein the PDU field comprises at least one electronic product code (EPC) encoded EPC-PDU field, and transmitting, with the beacon generating device, the at least one beacon message using a Bluetooth Low Energy (BLE) wireless communication protocol to a transmission area within a transmission range of the beacon generating device for reception by one or more beacon receiving devices located in the transmission area.

Classes IPC  ?

  • H04B 7/00 - Systèmes de transmission radio, c. à d. utilisant un champ de rayonnement
  • H04W 4/00 - Services spécialement adaptés aux réseaux de télécommunications sans fil; Leurs installations
  • H04W 72/04 - Affectation de ressources sans fil
  • H04W 72/08 - Affectation de ressources sans fil sur la base de critères de qualité

67.

Auxiliary charge pump for a rectifier of an RFID transponder

      
Numéro d'application 14828055
Numéro de brevet 09594997
Statut Délivré - en vigueur
Date de dépôt 2015-08-17
Date de la première publication 2017-02-23
Date d'octroi 2017-03-14
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Buescher, Kevin

Abrégé

The present invention relates in one aspect to an auxiliary charge pump for a RFID rectifier, the charge pump, which comprises a first charge pump stage (11; 111) connected to an input (14; 114), a second charge pump stage (12; 112) connected to the input, a diode clamp (13; 113) connected to an output (15; 115), and a regulating transistor (16; 116) having a gate connected with an output (21; 121) of the first charge pump stage and having a source and a drain, wherein one of the source and the drain is coupled to the diode clamp. In further aspects the invention relates to a RFID transponder, to a multistage rectifier and to a rectifier stage comprising such an auxiliary charge pump.

Classes IPC  ?

  • G06K 19/06 - Supports d'enregistrement pour utilisation avec des machines et avec au moins une partie prévue pour supporter des marques numériques caractérisés par le genre de marque numérique, p.ex. forme, nature, code
  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré
  • H02M 7/217 - Transformation d'une puissance d'entrée en courant alternatif en une puissance de sortie en courant continu sans possibilité de réversibilité par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs

68.

RFID transponder with rectifier and voltage limiter

      
Numéro d'application 14753710
Numéro de brevet 09542639
Statut Délivré - en vigueur
Date de dépôt 2015-06-29
Date de la première publication 2016-12-29
Date d'octroi 2017-01-10
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Buescher, Kevin

Abrégé

th stage of the multi-stage rectifier, wherein n

Classes IPC  ?

  • G06K 7/06 - Méthodes ou dispositions pour la lecture de supports d'enregistrement avec des moyens qui sont conducteurs de courant quand une marque est présente ou absente, p.ex. balais ou pointe de contact pour perforation, balais de contact pour marques conductrices
  • G06K 7/08 - Méthodes ou dispositions pour la lecture de supports d'enregistrement avec des moyens de perception des modifications d'un champ électrostatique ou magnétique, p.ex. par perception des modifications de la capacité entre des électrodes
  • G06K 19/077 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré - Détails de structure, p.ex. montage de circuits dans le support

69.

Memory circuit including a current switch and a sense amplifier

      
Numéro d'application 15085392
Numéro de brevet 09761283
Statut Délivré - en vigueur
Date de dépôt 2016-03-30
Date de la première publication 2016-12-22
Date d'octroi 2017-09-12
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Plavec, Lubomir
  • Marinelli, Filippo

Abrégé

A memory circuit is provided, including at least one bit cell configured to store data and having a first terminal and a second terminal, one of the terminals being coupled to a bit-line; at least one current switch connected to the bit-line and connected to a current source and being configured to selectively provide at least a read current to the bit cell; and a sense amplifier having at least one input connected to a sensing node on the bit-line, wherein the sensing node is disposed between the bit cell and the at least one current switch.

Classes IPC  ?

  • G11C 11/21 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliers; Eléments d'emmagasinage correspondants utilisant des éléments électriques
  • G11C 7/06 - Amplificateurs de lecture; Circuits associés
  • G11C 7/12 - Circuits de commande de lignes de bits, p.ex. circuits d'attaque, de puissance, de tirage vers le haut, d'abaissement, circuits de précharge, circuits d'égalisation, pour lignes de bits
  • G11C 16/26 - Circuits de détection ou de lecture; Circuits de sortie de données

70.

System comprising a photovoltaic cell and a luminous intensity measuring device and method for measuring luminous intensity received by the photovoltaic cell

      
Numéro d'application 15174088
Numéro de brevet 10243513
Statut Délivré - en vigueur
Date de dépôt 2016-06-06
Date de la première publication 2016-12-15
Date d'octroi 2019-03-26
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Saby, Jerome
  • Theoduloz, Yves
  • Marti, Cyril

Abrégé

a photovoltaic cell voltage change detector which is arranged to be capable of determining, when a measurement is made, whether the voltage at said input terminal increases or decreases between two instants separated by a given time interval.

Classes IPC  ?

  • H02S 50/10 - Tests de dispositifs PV, p.ex. de modules PV ou de cellules PV individuelles
  • G01J 1/44 - Circuits électriques
  • H02S 50/00 - Surveillance ou tests de systèmes PV, p.ex. équilibrage de charge ou identification des défauts
  • H02J 7/35 - Fonctionnement en parallèle, dans des réseaux, de batteries avec d'autres sources à courant continu, p.ex. batterie tampon avec des cellules sensibles à la lumière
  • H02S 50/15 - Tests de dispositifs PV, p.ex. de modules PV ou de cellules PV individuelles utilisant des moyens optiques, e.g. utilisant l'électroluminescence
  • H02J 7/00 - Circuits pour la charge ou la dépolarisation des batteries ou pour alimenter des charges par des batteries
  • G01J 1/42 - Photométrie, p.ex. posemètres photographiques en utilisant des détecteurs électriques de radiations

71.

Method for programming banking data in an integrated circuit of a watch

      
Numéro d'application 15175628
Numéro de brevet 11308465
Statut Délivré - en vigueur
Date de dépôt 2016-06-07
Date de la première publication 2016-12-15
Date d'octroi 2022-04-19
Propriétaire EM Microelectronic-Marin S.A. (Suisse)
Inventeur(s) Salgado, Stephanie

Abrégé

decrypting the encrypted data received by the application-specific integrated circuit of the portable object by means of a private key of the integrated circuit, to store the decrypted confidential data personalized to the portable object owner.

Classes IPC  ?

  • G06Q 20/10 - Architectures de paiement spécialement adaptées aux systèmes de banque à domicile
  • G06Q 20/36 - Architectures, schémas ou protocoles de paiement caractérisés par l'emploi de dispositifs spécifiques utilisant des portefeuilles électroniques ou coffres-forts électroniques
  • G06Q 20/32 - Architectures, schémas ou protocoles de paiement caractérisés par l'emploi de dispositifs spécifiques utilisant des dispositifs sans fil
  • G06Q 20/40 - Autorisation, p.ex. identification du payeur ou du bénéficiaire, vérification des références du client ou du magasin; Examen et approbation des payeurs, p.ex. contrôle des lignes de crédit ou des listes négatives
  • G06Q 20/38 - Architectures, schémas ou protocoles de paiement - leurs détails
  • H04L 29/06 - Commande de la communication; Traitement de la communication caractérisés par un protocole
  • H04L 9/30 - Clé publique, c. à d. l'algorithme de chiffrement étant impossible à inverser par ordinateur et les clés de chiffrement des utilisateurs n'exigeant pas le secret
  • H04L 9/32 - Dispositions pour les communications secrètes ou protégées; Protocoles réseaux de sécurité comprenant des moyens pour vérifier l'identité ou l'autorisation d'un utilisateur du système

72.

DC-DC converter with low start-up power and voltage

      
Numéro d'application 15167073
Numéro de brevet 09742271
Statut Délivré - en vigueur
Date de dépôt 2016-05-27
Date de la première publication 2016-12-08
Date d'octroi 2017-08-22
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Theoduloz, Yves
  • Saby, Jerome
  • Marti, Cyril

Abrégé

A DC-DC converter (1) with low start-up power and voltage includes an inductor (3) connected to an input voltage source (2), a switch (11) connected to the inductor and controlled by a controller (10) and a diode (12) connected to a connection node of the inductor and the switch to provide an output voltage (Vout). The controller includes an oscillator and a monostable element, which are powered by the input voltage (Vin). The oscillator provides an oscillation signal (OSC) having a period T of a switching cycle of the switch. The monostable element (103) is controlled by the oscillation signal to determine a duration Tn of conduction of the switch, during which an increasing current (IL) flows through the inductor. The input impedance of the DC-DC converter increases, when the input voltage (Vin) drops below a first voltage threshold with a decreasing duty cycle d=Tn/T.

Classes IPC  ?

  • G05F 5/00 - Systèmes de régulation de variables électriques par détection des écarts du signal électrique à l'entrée du système et par commande par ces écarts d'un dispositif intérieur au système pour obtenir un signal de sortie régulé
  • H02J 1/00 - Circuits pour réseaux principaux ou de distribution, à courant continu
  • H02J 3/12 - Circuits pour réseaux principaux ou de distribution, à courant alternatif pour règler la tension dans des réseaux à courant alternatif par changement d'une caractéristique de la charge du réseau
  • H02M 5/257 - Transformation d'une puissance d'entrée en courant alternatif en une puissance de sortie en courant alternatif, p.ex. pour changement de la tension, pour changement de la fréquence, pour changement du nombre de phases sans transformation intermédiaire en courant continu par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type thyratron ou thyristor exigeant des moyens d'extinction utilisant uniquement des dispositifs à semi-conducteurs
  • H02M 3/156 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation
  • H02M 1/36 - Moyens pour mettre en marche ou arrêter les convertisseurs
  • H02M 1/08 - Circuits spécialement adaptés à la production d'une tension de commande pour les dispositifs à semi-conducteurs incorporés dans des convertisseurs statiques

73.

Receiver unit for an RF tag

      
Numéro d'application 15084671
Numéro de brevet 09922214
Statut Délivré - en vigueur
Date de dépôt 2016-03-30
Date de la première publication 2016-10-13
Date d'octroi 2018-03-20
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Lamothe, Christian
  • Coulot, Thomas
  • Stojanovic, Goran

Abrégé

A receiver unit for a radio frequency (RF) tag is provided, including a first input terminal and a second input terminal each being connected to an antenna; a communication stage configured to demodulate and/or to modulate an incoming signal in the communication stage; and a power stage including a voltage converter circuit being configured to supply power to the receiver unit, and a regulation circuit being configured to limit an output voltage of the voltage converter circuit, wherein the regulation circuit includes a regulator circuit being configured to determine a first current value and a second current value, the second current value being a current value provided in addition to the first current value, and, if the second current value exceeds a predetermined threshold value, to supply a control signal to a limiter circuit configured to limit an input voltage of the voltage converter circuit.

Classes IPC  ?

  • G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire
  • G05F 3/26 - Miroirs de courant
  • G08B 21/00 - Alarmes réagissant à une seule condition particulière, indésirable ou anormale, et non prévues ailleurs
  • G08B 9/00 - Transmetteurs d'ordres, c. à d. moyens permettant à un utilisateur de transmettre un ordre en le choisissant parmi un certain nombre d'ordres différents, p.ex. pour la transmission d'ordres dans les bateaux, du pont à la salle des machines
  • H03D 1/10 - Diodes
  • H03D 1/04 - Modifications de démodulateurs pour réduire les parasites dus aux signaux non désirés
  • H03H 7/40 - Adaptation automatique de l'impédance de charge à l'impédance de la source
  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré

74.

Method and device for processing UHF signals for an EPC communication

      
Numéro d'application 15053571
Numéro de brevet 09537647
Statut Délivré - en vigueur
Date de dépôt 2016-02-25
Date de la première publication 2016-10-13
Date d'octroi 2017-01-03
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Marek, Tomas
  • Hrdy, Tomas
  • Hradecky, Lubos

Abrégé

The invention concerns a method and device for processing UHF signals for an EPC communication. The method includes the steps of picking up UHF signals by an antenna of the device for processing UHF signals, creating an envelope signal from the UHF signals picked by the antenna in a demodulator, processing the envelope signal and decoding critical TRcal symbol and data in a logic unit of the device. Furthermore, the method includes the steps of interpreting the critical TRcal symbol and data, storing the interpreted data, encoding transmit data, modulating by encoded data in a modulator, and clocking the steps as above by a local oscillator. In the step of processing the envelope signal, the critical TRcal symbol is processed by a high frequency clock and data are processed by a low frequency clock.

Classes IPC  ?

  • H04B 7/00 - Systèmes de transmission radio, c. à d. utilisant un champ de rayonnement
  • H04L 7/00 - Dispositions pour synchroniser le récepteur avec l'émetteur
  • H04L 7/04 - Commande de vitesse ou de phase au moyen de signaux de synchronisation
  • H04B 5/00 - Systèmes de transmission à induction directe, p.ex. du type à boucle inductive

75.

Dual frequency HF-UHF identification device, in particular of the passive type

      
Numéro d'application 14677193
Numéro de brevet 09542631
Statut Délivré - en vigueur
Date de dépôt 2015-04-02
Date de la première publication 2016-10-06
Date d'octroi 2017-01-10
Propriétaire EM Microelectronic-Marin S.A. (Suisse)
Inventeur(s)
  • Kolman, Jiri
  • Stojanovic, Goran
  • Marek, Tomas

Abrégé

The dual frequency RF identification device comprises an HF antenna for receiving an HF electromagnetic field, an HF interface, an UHF antenna for receiving an UHF electromagnetic field, an UHF interface, non-volatile memory means formed by a first non-volatile memory and a second non-volatile memory. The first non-volatile memory can be in an active state without the second non-volatile memory being powered and consumes substantially more power than this second non-volatile memory. The first non-volatile memory comprises all data needed for a device configuration allowing this device to carry out at least a communication mode of an UHF protocol, this communication mode having access to the first non-volatile memory but not to the second non-volatile memory. The first non-volatile memory further comprises all attributes needed for a configuration of this communication mode.

Classes IPC  ?

  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré
  • G06K 19/077 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré - Détails de structure, p.ex. montage de circuits dans le support

76.

Multi-frequency transponder

      
Numéro d'application 14677174
Numéro de brevet 09501731
Statut Délivré - en vigueur
Date de dépôt 2015-04-02
Date de la première publication 2016-10-06
Date d'octroi 2016-11-22
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Kolman, Jiri
  • Kubis, Jan
  • Springer, James

Abrégé

The invention concerns a multi-frequency transponder for communicating at a first frequency according to a first communication protocol and at a second different frequency according to a second communication protocol. The transponder comprises a first physical memory for storing a first data of the first communication protocol; a second physical memory for storing a second data, different from the first data, of the second communication protocol; and a logic unit for accessing the first and second physical memories. The logic unit comprises a first control unit for handling communications according to the first protocol, and a second control unit for handling communications according to the second protocol. The transponder comprises a mapping memory to store a logical memory map of the first or second physical memories. The logical memory map comprises mapping information for the first or second control unit to access data items in first and second physical memories.

Classes IPC  ?

  • G06K 19/06 - Supports d'enregistrement pour utilisation avec des machines et avec au moins une partie prévue pour supporter des marques numériques caractérisés par le genre de marque numérique, p.ex. forme, nature, code
  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré

77.

Dual frequency HF-UHF identification device

      
Numéro d'application 15053042
Numéro de brevet 10361593
Statut Délivré - en vigueur
Date de dépôt 2016-02-25
Date de la première publication 2016-09-15
Date d'octroi 2019-07-23
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Kolman, Jiri
  • Stojanovic, Goran
  • Lazar, Catalin
  • Sacksteder, Frederic

Abrégé

The Dual frequency HF-UHF identification device comprises a RFID integrated circuit with a power supply having a HF part, formed by a HF rectifier connected to a HF antenna, and a UHF part formed by a UHF rectifier connected to a UHF antenna. The RFID integrated circuit comprises a storage capacitor common to the HF and UHF parts of the power supply. The HF rectifier output and the UHF rectifier output are both continuously connected to the supply terminal of the common storage capacitor. Further, the supply terminal of the common storage capacitor is connected, on the one hand, to the output of the HF rectifier through a diode arranged so as to block a current from said supply terminal to the HF rectifier output and, on the other hand, directly to the output of the UHF rectifier formed by a charge pump.

Classes IPC  ?

  • H05K 7/14 - Montage de la structure de support dans l'enveloppe, sur cadre ou sur bâti
  • H02J 50/20 - Circuits ou systèmes pour l'alimentation ou la distribution sans fil d'énergie électrique utilisant des micro-ondes ou des ondes radio fréquence
  • G06K 19/077 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré - Détails de structure, p.ex. montage de circuits dans le support

78.

Electronic measurement circuit

      
Numéro d'application 14995585
Numéro de brevet 09759581
Statut Délivré - en vigueur
Date de dépôt 2016-01-14
Date de la première publication 2016-08-25
Date d'octroi 2017-09-12
Propriétaire EM MIRCOELECTRONIC MARIN S.A. (Suisse)
Inventeur(s)
  • Entringer, Christophe
  • Rossi, Luca
  • Grosjean, Sylvain
  • Daga, Jean-Michel

Abrégé

The electronic measurement circuit comprises a measurement sensor with two differential mounted capacitors each comprising a fixed electrode, and a common electrode arranged to move relative to the fixed capacitor electrode to alter the capacitive value when the physical parameter is measured. The circuit further comprises a first integrator unit connected to the common electrode for integrating charge received from the sensor, and comprising two integrators arranged to be connected alternately to the common electrode, a first comparator for comparing analogue output values from the first integrator unit, a second integrator unit for integrating charge received from the first integrator unit, a second comparator for comparing analogue output values from the second integrator unit, a switch circuit for switching different voltage values across the capacitors, and a feedback circuit for feeding a digital output signal from the first comparator to the switch circuit for controlling its operation, and an incremental calculation unit receiving digital output signals from the comparators and supplying a final digital output signal.

Classes IPC  ?

  • G01R 27/26 - Mesure de l'inductance ou de la capacitance; Mesure du facteur de qualité, p.ex. en utilisant la méthode par résonance; Mesure de facteur de pertes; Mesure des constantes diélectriques
  • G01D 5/241 - Moyens mécaniques pour le transfert de la grandeur de sortie d'un organe sensible; Moyens pour convertir la grandeur de sortie d'un organe sensible en une autre variable, lorsque la forme ou la nature de l'organe sensible n'imposent pas un moyen de conversion déterminé; Transducteurs non spécialement adaptés à une variable particulière utilisant des moyens électriques ou magnétiques influençant la valeur d'un courant ou d'une tension en faisant varier la capacité par mouvement relatif d'électrodes de condensateur
  • G01D 5/24 - Moyens mécaniques pour le transfert de la grandeur de sortie d'un organe sensible; Moyens pour convertir la grandeur de sortie d'un organe sensible en une autre variable, lorsque la forme ou la nature de l'organe sensible n'imposent pas un moyen de conversion déterminé; Transducteurs non spécialement adaptés à une variable particulière utilisant des moyens électriques ou magnétiques influençant la valeur d'un courant ou d'une tension en faisant varier la capacité
  • G01P 15/125 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération en ayant recours aux forces d'inertie avec conversion en valeurs électriques ou magnétiques au moyen de capteurs à capacité

79.

Protocol management method for a passive RF identification device which can harvest power from different power sources

      
Numéro d'application 14683445
Numéro de brevet 09411992
Statut Délivré - en vigueur
Date de dépôt 2015-04-10
Date de la première publication 2016-08-09
Date d'octroi 2016-08-09
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Marek, Tomas
  • Bicak, Jan
  • Kolman, Jiri
  • Bily, Petr

Abrégé

The protocol management method concerns a RFID transponder which comprises first and second field detectors respectively for first and second interrogation fields in order to watch for the reception of these first or second interrogation fields at least respectively during executions of corresponding first and second communication protocols. If during the execution of a communication protocol the reception of the corresponding interrogation field is no more detected by the corresponding field detector while the power provided by the power generator remains equal or superior to the requested power level, then this communication protocol is stopped and the RFID transponder enters a Standby state. When the transponder is in this Standby state, the corresponding field detector continues to watch for the reception of the corresponding interrogation field in order to detect if it is again received and, if this is the case, to trigger a restart of this corresponding communication protocol.

Classes IPC  ?

  • G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire

80.

Method for manufacturing humidity sensor

      
Numéro d'application 14973995
Numéro de brevet 10184911
Statut Délivré - en vigueur
Date de dépôt 2015-12-18
Date de la première publication 2016-06-23
Date d'octroi 2019-01-22
Propriétaire EM MICROELECTRONIC MARIN S.A. (Suisse)
Inventeur(s)
  • Novac, Pinchas
  • Belkacem, Amrane
  • Dupraz, Yves

Abrégé

The present invention relates to a humidity sensor comprising a silicon base plate on which at least a plurality of dielectric layers, each provided with a metallic zone, and a metallic layer are arranged, said metallic layer being etched in order to form two electrodes, each comprising one armature provided with a multitude of arms, these armatures being mounted so that the arms of each armature are interlaced in order to have arms placed opposite each other and separated by gaps.

Classes IPC  ?

  • G01N 27/22 - Recherche ou analyse des matériaux par l'emploi de moyens électriques, électrochimiques ou magnétiques en recherchant l'impédance en recherchant la capacité

81.

Beacon comprising multiple communication interfaces with secure deactivation/reactivation

      
Numéro d'application 14976860
Numéro de brevet 09735840
Statut Délivré - en vigueur
Date de dépôt 2015-12-21
Date de la première publication 2016-06-23
Date d'octroi 2017-08-15
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Blangy, Hugues

Abrégé

A communication beacon including a calculation unit associated with a memory module for data storage and with a communication circuit, the beacon being powered by a power unit, the communication circuit including a first interface unit using a first protocol, a second interface unit using a second protocol, the memory unit including a first memory unit and a second memory unit each memory unit being electrically connected to each interface unit.

Classes IPC  ?

  • H04B 5/00 - Systèmes de transmission à induction directe, p.ex. du type à boucle inductive
  • G08B 27/00 - Systèmes d'alarme dans lesquels la condition déclenchant l'alarme est signalée par une station centrale à plusieurs sous-stations
  • H04L 29/06 - Commande de la communication; Traitement de la communication caractérisés par un protocole
  • H04W 4/00 - Services spécialement adaptés aux réseaux de télécommunications sans fil; Leurs installations
  • H04W 12/08 - Sécurité d'accès
  • H04W 88/06 - Dispositifs terminaux adapté au fonctionnement dans des réseaux multiples, p.ex. terminaux multi-mode

82.

Electronic memory device and test method of such a device

      
Numéro d'application 14930785
Numéro de brevet 09881692
Statut Délivré - en vigueur
Date de dépôt 2015-11-03
Date de la première publication 2016-05-19
Date d'octroi 2018-01-30
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Plavec, Lubomir
  • Marinelli, Filippo
  • Kubar, Miloslav

Abrégé

The electronic memory device comprises a non-volatile memory matrix organized in rows and columns, an address decoder with address input lines for selecting a row according to a particular address given on the address input lines. Additional address mask input lines are provided, each address mask input line being assigned to an address input line, wherein an address mask input line in activated state has the effect of ignoring the assigned address input line. The method for testing said electronic memory device is performed with a significant lower number of read/write operations, since by ignoring a particular address line a plurality of write operations can be performed simultaneously.

Classes IPC  ?

  • G11C 29/08 - Test fonctionnel, p.ex. test lors d'un rafraîchissement, auto-test à la mise sous tension [POST] ou test réparti
  • G11C 7/12 - Circuits de commande de lignes de bits, p.ex. circuits d'attaque, de puissance, de tirage vers le haut, d'abaissement, circuits de précharge, circuits d'égalisation, pour lignes de bits
  • G11C 29/18 - Dispositifs pour la génération d'adresses; Dispositifs pour l'accès aux mémoires, p.ex. détails de circuits d'adressage
  • G11C 29/34 - Accès simultané à plusieurs bits
  • G11C 7/22 - Circuits de synchronisation ou d'horloge pour la lecture-écriture [R-W]; Générateurs ou gestion de signaux de commande pour la lecture-écriture [R-W]
  • G11C 8/10 - Décodeurs
  • G11C 29/12 - Dispositions intégrées pour les tests, p.ex. auto-test intégré [BIST]
  • G11C 29/26 - Accès à des réseaux multiples

83.

Motor driver device with a horological motor driver and an associated configuration circuit

      
Numéro d'application 14863474
Numéro de brevet 09606510
Statut Délivré - en vigueur
Date de dépôt 2015-09-24
Date de la première publication 2016-04-07
Date d'octroi 2017-03-28
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s) Sima, Ovidiu

Abrégé

The motor driver of an horological motor consumes an important part of the electrical energy of the electronic circuit due to the fact that configuration data has to be transferred to configuration registers before each turn/step. In order to reduce the power consumption a circuitry is proposed, which detects a change in at least one of the configuration registers. This detection is used to trigger a refresh of the configuration registers only when actually a change in at least one of these configuration registers occurs.

Classes IPC  ?

  • G04C 3/00 - Horloges ou montres électromécaniques indépendantes d'autres garde-temps et dans lesquelles le mouvement est entretenu par des moyens électriques
  • G04C 3/14 - Horloges ou montres électromécaniques indépendantes d'autres garde-temps et dans lesquelles le mouvement est entretenu par des moyens électriques comprenant un moteur pas à pas
  • H02P 8/02 - Dispositions pour la commande de moteurs dynamo-électriques tournant pas à pas spécialement adaptées pour les moteurs pas à pas monophasés ou bipolaires, p.ex. moteurs de montre, moteurs d'horloge

84.

Integrated circuit with distributed clock tampering detectors

      
Numéro d'application 14816453
Numéro de brevet 09506981
Statut Délivré - en vigueur
Date de dépôt 2015-08-03
Date de la première publication 2016-02-11
Date d'octroi 2016-11-29
Propriétaire EM Microelectronic-Marin S.A. (Suisse)
Inventeur(s) Walter, Fabrice

Abrégé

A circuit configuration for secure application includes several internal frequency detectors arranged in digital units at critical points of an integrated circuit. The clock detectors are concealed in the digital part of the integrated circuit each as a standard cell (flip-flop unit) in order to prevent any external manipulation and in order to hide its function. The clock detectors are preferably disposed in a clock tree topology, which can be at several levels for distributing the clock signal through the different digital unit tree at critical points. Alarms are generated via a clock detector network if at any level an external clock attack has been monitored.

Classes IPC  ?

  • G01R 31/317 - Tests de circuits numériques
  • G06F 21/55 - Détection d’intrusion locale ou mise en œuvre de contre-mesures
  • G06F 21/75 - Protection de composants spécifiques internes ou périphériques, où la protection d'un composant mène à la protection de tout le calculateur pour assurer la sécurité du calcul ou du traitement de l’information par inhibition de l’analyse de circuit ou du fonctionnement, p.ex. pour empêcher l'ingénierie inverse
  • H03K 19/003 - Modifications pour accroître la fiabilité

85.

Method and system for optimized bluetooth low energy communications using dynamic broadcasting schedule

      
Numéro d'application 14445275
Numéro de brevet 09462623
Statut Délivré - en vigueur
Date de dépôt 2014-07-29
Date de la première publication 2016-02-04
Date d'octroi 2016-10-04
Propriétaire EM MICROELECTRONIC MARIN S.A. (Suisse)
Inventeur(s)
  • Jakusovszky, Mark
  • Morin, Marc

Abrégé

This concerns a Bluetooth Low Energy (BLE) device, or system, or method of operating a BLE device and a respective computer program. The BLE device comprises a transceiver to broadcast the at least one advertising packet, a processor connected to the transceiver to generate the advertising packet and/or to trigger broadcasting thereof according to a broadcasting schedule. The device further comprises a verification element connected to the processor and being capable of ascertaining if a predefined condition is met, at least one of the verification element and the processor is capable of modifying the broadcasting schedule based on the predefined condition's ascertainment.

Classes IPC  ?

  • H04W 4/00 - Services spécialement adaptés aux réseaux de télécommunications sans fil; Leurs installations
  • H04W 8/00 - Gestion de données relatives au réseau
  • H04W 72/00 - Gestion des ressources locales
  • H04W 76/02 - Établissement de la connexion

86.

Electronic measurement circuit

      
Numéro d'application 14732257
Numéro de brevet 09671253
Statut Délivré - en vigueur
Date de dépôt 2015-06-05
Date de la première publication 2016-01-14
Date d'octroi 2017-06-06
Propriétaire EM MICROELECTRONIC MARIN S.A. (Suisse)
Inventeur(s)
  • Entringer, Christophe
  • Grosjean, Sylvain

Abrégé

The present invention concerns an electronic measurement circuit for measuring a physical parameter. The circuit comprises: a measurement sensor comprising two differential mounted capacitors each comprising a fixed electrode, and a common electrode, common to the two capacitors which is arranged to be movable relative to each fixed electrode of the two capacitors in order to alter the capacitive value of each capacitor when the physical parameter is measured. The circuit further comprises a first integrator unit connected to the common electrode for integrating charge received from the measurement sensor, and comprising two integrators arranged to be connected alternately to the common electrode; a second integrator unit connected to the first integrator unit for integrating charge received from the first integrator unit; a comparator for comparing analogue output values from the second integrator unit; a switch circuit connected to the measurement sensor for switching different voltage values across the two capacitors; and a feedback circuit for feeding a digital output signal of the comparator to the switch circuit for controlling the operation of the switch circuit.

Classes IPC  ?

  • G01D 5/241 - Moyens mécaniques pour le transfert de la grandeur de sortie d'un organe sensible; Moyens pour convertir la grandeur de sortie d'un organe sensible en une autre variable, lorsque la forme ou la nature de l'organe sensible n'imposent pas un moyen de conversion déterminé; Transducteurs non spécialement adaptés à une variable particulière utilisant des moyens électriques ou magnétiques influençant la valeur d'un courant ou d'une tension en faisant varier la capacité par mouvement relatif d'électrodes de condensateur
  • G01P 15/125 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération en ayant recours aux forces d'inertie avec conversion en valeurs électriques ou magnétiques au moyen de capteurs à capacité
  • G01L 1/14 - Mesure des forces ou des contraintes, en général en mesurant les variations de la capacité ou de l'inductance des éléments électriques, p.ex. en mesurant les variations de fréquence des oscillateurs électriques

87.

Method for measuring a physical parameter and electronic circuit for implementing the same

      
Numéro d'application 14721129
Numéro de brevet 09952262
Statut Délivré - en vigueur
Date de dépôt 2015-05-26
Date de la première publication 2016-01-07
Date d'octroi 2018-04-24
Propriétaire EM MICROELECTRONIC MARIN S.A. (Suisse)
Inventeur(s)
  • Deschildre, Alexandre
  • Grosjean, Sylvain

Abrégé

dac), as a function of a digital signal provided by the logic unit, to the first resistor (R1) in a first phase of a measurement cycle, whereas the second resistor (R2) is polarized by a polarization voltage, and to the second resistor in a second phase, whereas the first resistor is polarized by a polarization voltage via a switching unit.

Classes IPC  ?

  • G01R 21/08 - Dispositions pour procéder aux mesures de la puissance ou du facteur de puissance en utilisant des dispositifs à effet galvanomagnétique, p.ex. des dispositifs à effet Hall
  • G01R 27/02 - Mesure de résistances, de réactances, d'impédances réelles ou complexes, ou autres caractéristiques bipolaires qui en dérivent, p.ex. constante de temps
  • G01P 15/12 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération en ayant recours aux forces d'inertie avec conversion en valeurs électriques ou magnétiques par modification d'une résistance électrique
  • G01P 15/18 - Mesure de l'accélération; Mesure de la décélération; Mesure des chocs, c. à d. d'une variation brusque de l'accélération dans plusieurs dimensions
  • G01C 19/5776 - Traitement de signal non spécifique à l'un des dispositifs couverts par les groupes
  • G01L 1/22 - Mesure des forces ou des contraintes, en général en faisant usage des cellules électrocinétiques, c. à d. des cellules contenant un liquide, dans lesquelles un potentiel électrique est produit ou modifié par l'application d'une contrainte en utilisant des jauges de contrainte à résistance
  • G01D 5/16 - Moyens mécaniques pour le transfert de la grandeur de sortie d'un organe sensible; Moyens pour convertir la grandeur de sortie d'un organe sensible en une autre variable, lorsque la forme ou la nature de l'organe sensible n'imposent pas un moyen de conversion déterminé; Transducteurs non spécialement adaptés à une variable particulière utilisant des moyens électriques ou magnétiques influençant la valeur d'un courant ou d'une tension en faisant varier la résistance

88.

Method and system for bidirectional communications via a bluetooth low energy advertise link

      
Numéro d'application 14298453
Numéro de brevet 09420407
Statut Délivré - en vigueur
Date de dépôt 2014-06-06
Date de la première publication 2015-12-10
Date d'octroi 2016-08-16
Propriétaire EM MICROELECTRONIC MARIN S.A. (Suisse)
Inventeur(s)
  • Jakusovszky, Mark
  • Lojewski, Evan

Abrégé

switching the first BLE device (20) into the advertising mode (AM), and broadcasting a second advertising packet (21) from the first BLE device (30).

Classes IPC  ?

  • H04W 4/00 - Services spécialement adaptés aux réseaux de télécommunications sans fil; Leurs installations
  • H04W 48/10 - Distribution d'informations relatives aux restrictions d'accès ou aux accès, p.ex. distribution de données d'exploration utilisant des informations radiodiffusées
  • H04W 8/00 - Gestion de données relatives au réseau
  • H04W 76/02 - Établissement de la connexion

89.

Smart battery with a supply voltage control circuit and method for manufacturing the battery

      
Numéro d'application 14695400
Numéro de brevet 09728987
Statut Délivré - en vigueur
Date de dépôt 2015-04-24
Date de la première publication 2015-12-03
Date d'octroi 2017-08-08
Propriétaire EM MICROELECTRONIC-MARIN SA (Suisse)
Inventeur(s)
  • Haering, Pascal
  • Maire, Pascal
  • Malacarne, Fabien
  • Marti, Cyril
  • Theoduloz, Yves

Abrégé

The smart battery (1) includes an electronic module provided with an electronic circuit (8) for controlling the supply voltage, which is disposed in a case having a cover (2) as the external negative terminal, fixed to a cup (3), as the external positive terminal. A first chemical substance (4) as the anode and a second chemical substance (5) as the cathode, are inside the case. The electronic module includes a printed circuit board (7) having a first face with conductive paths, connected to the electronic circuit, and a second insulating face fixed to the second chemical substance. The electronic circuit is connected at output to a first connection pad connected to the cup. The electronic circuit is connected to the chemical substances by a second connection pad on a first tab (7′) and by a third connection pad on a second tab (7″) folded at 180° on the second face of the printed circuit board.

Classes IPC  ?

  • H02J 7/00 - Circuits pour la charge ou la dépolarisation des batteries ou pour alimenter des charges par des batteries
  • H01M 2/02 - Bacs, fourreaux ou enveloppes
  • H01M 10/42 - Procédés ou dispositions pour assurer le fonctionnement ou l'entretien des éléments secondaires ou des demi-éléments secondaires

90.

Electronic device including a very low voltage generator powering a battery

      
Numéro d'application 14705357
Numéro de brevet 09793737
Statut Délivré - en vigueur
Date de dépôt 2015-05-06
Date de la première publication 2015-11-26
Date d'octroi 2017-10-17
Propriétaire EM Microelectronic-Marin S.A. (Suisse)
Inventeur(s)
  • Saby, Jér Ôme
  • Theoduloz, Yves
  • Marti, Cyril

Abrégé

The electronic device includes a battery, an electrical energy generator and, between the generator and the battery, an inductive voltage boost converter. The device further includes a circuit for measuring the voltage supplied by the generator which is formed by: a measuring capacitor arranged in parallel with the battery and having a measuring terminal connected to a voltage measuring circuit, a diode located between the inductor output terminal and the measuring terminal, a switch arranged between the measuring terminal and the earth terminal. A control unit is arranged to periodically activate a mode for measuring a voltage at the measuring terminal. The measuring capacitor is selected such that the measuring voltage is much higher than the generator voltage and lower than the battery voltage at a minimum generator voltage allowing charging of the battery.

Classes IPC  ?

  • H02J 7/02 - Circuits pour la charge ou la dépolarisation des batteries ou pour alimenter des charges par des batteries pour la charge des batteries par réseaux à courant alternatif au moyen de convertisseurs
  • G01R 31/36 - Dispositions pour le test, la mesure ou la surveillance de l’état électrique d’accumulateurs ou de batteries, p.ex. de la capacité ou de l’état de charge
  • H02J 7/04 - Régulation du courant ou de la tension de charge
  • H02J 3/38 - Dispositions pour l’alimentation en parallèle d’un seul réseau, par plusieurs générateurs, convertisseurs ou transformateurs
  • H02M 3/158 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique
  • G01R 31/40 - Tests d'alimentation
  • G01R 15/16 - Adaptations fournissant une isolation en tension ou en courant, p.ex. adaptations pour les réseaux à haute tension ou à courant fort utilisant des dispositifs capacitifs
  • H02J 7/32 - Circuits pour la charge ou la dépolarisation des batteries ou pour alimenter des charges par des batteries pour la charge de batteries par un ensemble comprenant une machine motrice non électrique

91.

Operating a FIFO memory

      
Numéro d'application 14708787
Numéro de brevet 09767034
Statut Délivré - en vigueur
Date de dépôt 2015-05-11
Date de la première publication 2015-11-19
Date d'octroi 2017-09-19
Propriétaire EM MICROELECTRONIC-MARIN SA (Suisse)
Inventeur(s)
  • Daga, Jean-Michel
  • Deschildre, Alexandre

Abrégé

The present invention concerns a method of operating a first-in first-out memory (9) arranged to store measurement data samples measured by a plurality of data measurement sensors (1, 3, 5), which can operate at various sampling rates. The oldest measurement data sample in the memory (9) is arranged to be read first before the newer measurement data samples. The method comprises: receiving measurement data samples from at least two data measurement sensors (1, 3, 5); and saving the received measurement data samples in the memory (9). Each of the measurement data samples saved in the memory is associated with a tag which is also saved in the memory (9) and which identifies the data measurement sensor (1, 3, 5) which measured the respective measurement data sample.

Classes IPC  ?

  • G06F 12/08 - Adressage ou affectation; Réadressage dans des systèmes de mémoires hiérarchiques, p.ex. des systèmes de mémoire virtuelle
  • G06F 12/0891 - Adressage d’un niveau de mémoire dans lequel l’accès aux données ou aux blocs de données désirés nécessite des moyens d’adressage associatif, p.ex. mémoires cache utilisant des moyens d’effacement, d’invalidation ou de réinitialisation
  • G06F 5/06 - Procédés ou dispositions pour la conversion de données, sans modification de l'ordre ou du contenu des données maniées pour modifier la vitesse de débit des données, c. à d. régularisation de la vitesse
  • G06F 5/12 - Moyens de contrôle de niveau de remplissage; Moyens de résolution des conflits d'utilisation, c. à d. des conflits entre des opérations simultanées de mise en file d'attente et de retrait de file d'attente

92.

Authentication by use of symmetric and asymmetric cryptography

      
Numéro d'application 14217807
Numéro de brevet 09774576
Statut Délivré - en vigueur
Date de dépôt 2014-03-18
Date de la première publication 2015-09-24
Date d'octroi 2017-09-26
Propriétaire EM Microelectronic-Marin S.A. (Suisse)
Inventeur(s)
  • Springer, James J.
  • Salgado, Stephanie

Abrégé

The present invention concerns a mutual authentication method in a communication system. According to the method, a first communication device (1), such as an RFID reader, authenticates a second communication device (3), such as an RFID tag, by using an asymmetric authentication protocol based on a generated a session key. The tag authenticates the reader by using a symmetric communication protocol based on a generated other session key. At least a portion of the session key is used to generate the other session key.

Classes IPC  ?

  • H04L 29/06 - Commande de la communication; Traitement de la communication caractérisés par un protocole
  • H04L 9/08 - Répartition de clés
  • H04L 9/32 - Dispositions pour les communications secrètes ou protégées; Protocoles réseaux de sécurité comprenant des moyens pour vérifier l'identité ou l'autorisation d'un utilisateur du système
  • G06F 7/58 - Générateurs de nombres aléatoires ou pseudo-aléatoires

93.

Fault detection assembly

      
Numéro d'application 14632511
Numéro de brevet 09535109
Statut Délivré - en vigueur
Date de dépôt 2015-02-26
Date de la première publication 2015-09-17
Date d'octroi 2017-01-03
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Plavec, Lubomir
  • Lukes, Zdenek

Abrégé

A fault detection assembly of an integrated circuit having a supply port, an input port and a ground port. The fault detection assembly includes a first diode connected with one end to the supply port and connected with the other end to the input port, a second diode connected with one end to the input port and connected with the other end to the ground port, at least a first fault detection transistor of MOS type. At least one of first and second diodes includes a first diode-connected MOS transistor whose gate is connected to the gate of the first fault detection transistor.

Classes IPC  ?

  • G01R 31/26 - Test de dispositifs individuels à semi-conducteurs
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H03K 19/003 - Modifications pour accroître la fiabilité
  • H01L 27/02 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface

94.

Time base including an oscillator, a frequency divider circuit and clocking pulse inhibition circuit

      
Numéro d'application 14606092
Numéro de brevet 09671759
Statut Délivré - en vigueur
Date de dépôt 2015-01-27
Date de la première publication 2015-09-10
Date d'octroi 2017-06-06
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Godat, Yves
  • Jeannet, Nicolas
  • Klopfenstein, François

Abrégé

The time base includes an oscillator generating a periodic signal, a frequency divider circuit formed by a division chain defining several division stages and a circuit for adjusting the divided frequency by inhibiting, in each inhibition period of a plurality of successive inhibition periods, an integer number of clocking pulses at the input of a given stage of the division chain. The time base is arranged to produce, in each inhibition period, a first real number corresponding to the real number of clocking pulses that must be removed to be precise and the adjustment circuit is arranged to calculate, in each inhibition period, a second real number equal to the addition of the first real number and the fractional part of the second real number obtained in the preceding inhibition period, the integer part of this second real number defining the number of clocking pulses to be inhibited in each inhibition period.

Classes IPC  ?

  • G04G 3/02 - Circuits pour obtenir des impulsions de cadence à basse fréquence à partir d'impulsions à fréquence plus élevée
  • G04C 3/08 - Horloges ou montres électromécaniques indépendantes d'autres garde-temps et dans lesquelles le mouvement est entretenu par des moyens électriques dans lesquelles le mouvement est régulé par un oscillateur mécanique autre qu'un pendule ou un balancier, p.ex. par un diapason
  • G06F 1/08 - Générateurs d'horloge ayant une fréquence de base modifiable ou programmable
  • G04G 3/04 - Dispositions de compensation de température
  • G06F 1/06 - Générateurs d'horloge produisant plusieurs signaux d'horloge

95.

Electronic circuit for measuring rotational speed in a MEMS gyroscope and method for actuating the circuit

      
Numéro d'application 14552891
Numéro de brevet 09528831
Statut Délivré - en vigueur
Date de dépôt 2014-11-25
Date de la première publication 2015-06-25
Date d'octroi 2016-12-27
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Entringer, Christophe
  • Deschildre, Alexandre
  • Grosjean, Sylvain

Abrégé

The electronic circuit measures angular speed in a gyroscope, which includes a mass connected to a spring and a damping element, an actuation capacitor for actuating the mass and a detection capacitor for detecting motion of the mass. The electronic circuit includes a measurement resistor, which is connected to the moving mass and has a variation in resistive value equal to the oscillation frequency of the mass. The resistor is polarized to supply a measurement signal, which includes a carrier signal in phase with the oscillation of the mass and an angular speed signal phase shifted by π/2 relative to the carrier signal The measurement signal is supplied to an integration unit clocked by a clocking signal phase shifted by π/2 relative to the carrier signal and originating from the drive circuit. The angular speed signal is demodulated at the integration unit output.

Classes IPC  ?

  • G01C 19/5776 - Traitement de signal non spécifique à l'un des dispositifs couverts par les groupes
  • G01C 19/567 - Dispositifs sensibles à la rotation utilisant des masses vibrantes, p.ex. capteurs vibratoires de vitesse angulaire basés sur les forces de Coriolis utilisant le décalage de phase d'un noeud ou d'un anti-noeud de vibration

96.

Discontinuous mode DC-DC converter including a voltage-current conversion circuit for converting into current a difference between an output voltage and an input voltage of switches of the converter

      
Numéro d'application 14559326
Numéro de brevet 09391520
Statut Délivré - en vigueur
Date de dépôt 2014-12-03
Date de la première publication 2015-06-04
Date d'octroi 2016-07-12
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Saby, Jérôme
  • Theoduloz, Yves

Abrégé

The DC-DC converter includes an inductor cooperating with a first switch and a second switch operating alternately, in order to supply an output voltage of higher, equal or lower level than the level of an input voltage. The converter includes a switching control unit for the switches for determining a first switching time for the first switch and a second switching time for the second switch. The switching control unit includes a voltage-current conversion circuit for converting into current a comparison voltage, which is the difference between the output voltage and the input voltage, a first current being supplied by the conversion circuit for charging a first capacitor to a first voltage threshold to determine the first switching time and a second current being supplied by the conversion circuit for charging a second capacitor to a second voltage threshold to determine the second switching time.

Classes IPC  ?

  • H02M 3/158 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique
  • H02M 1/00 - APPAREILS POUR LA TRANSFORMATION DE COURANT ALTERNATIF EN COURANT ALTERNATIF, DE COURANT ALTERNATIF EN COURANT CONTINU OU VICE VERSA OU DE COURANT CONTINU EN COURANT CONTINU ET EMPLOYÉS AVEC LES RÉSEAUX DE DISTRIBUTION D'ÉNERGIE OU DES SYSTÈMES D'ALI; TRANSFORMATION D'UNE PUISSANCE D'ENTRÉE EN COURANT CONTINU OU COURANT ALTERNATIF EN UNE PUISSANCE DE SORTIE DE CHOC; LEUR COMMANDE OU RÉGULATION - Détails d'appareils pour transformation

97.

Reverse current detector circuit

      
Numéro d'application 14552724
Numéro de brevet 09535101
Statut Délivré - en vigueur
Date de dépôt 2014-11-25
Date de la première publication 2015-05-28
Date d'octroi 2017-01-03
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Drechsler, Petr
  • Theoduloz, Yves

Abrégé

A circuit (1) is described for detecting a reverse current condition of a DCDC converter (2). This circuit uses a simple logic gate such as an AND gate to sense the voltage on a determined node (7) of the DCDC converter, and the propagation of the gated signal (27) is controlled using the timing control signals SW1 and SW2 of the DCDC converter, together with delay cells (16 and 17), to ensure that the positive or negative state of the sensed voltage at said node (7) is propagated cleanly through the logic gate (18), the flip-flop or latch circuit (19) and the up-down counter (29) to the output timing control circuit (25). The up-down counter is incremented or decremented in dependence on the presence or absence of a reverse current condition at said node, and the count value (24) of the up-down counter determines the duration of the on-period of the second-phase timing control signal SW2.

Classes IPC  ?

  • H02H 3/18 - Circuits de protection de sécurité pour déconnexion automatique due directement à un changement indésirable des conditions électriques normales de travail avec ou sans reconnexion sensibles à l'inversion de courant continu
  • G01R 19/14 - Indication du sens d'un courant; Indication de la polarité d'une tension
  • H02M 3/158 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des tubes à décharge avec électrode de commande ou des dispositifs à semi-conducteurs avec électrode de commande utilisant des dispositifs du type triode ou transistor exigeant l'application continue d'un signal de commande utilisant uniquement des dispositifs à semi-conducteurs avec commande automatique de la tension ou du courant de sortie, p.ex. régulateurs à commutation comprenant plusieurs dispositifs à semi-conducteurs comme dispositifs de commande finale pour une charge unique
  • G01R 19/00 - Dispositions pour procéder aux mesures de courant ou de tension ou pour en indiquer l'existence ou le signe
  • H02H 7/12 - Circuits de protection de sécurité spécialement adaptés pour des machines ou appareils électriques de types particuliers ou pour la protection sectionnelle de systèmes de câble ou ligne, et effectuant une commutation automatique dans le cas d'un chan pour redresseurs pour convertisseurs ou redresseurs statiques

98.

Envelope detector circuit

      
Numéro d'application 14535032
Numéro de brevet 09360504
Statut Délivré - en vigueur
Date de dépôt 2014-11-06
Date de la première publication 2015-05-21
Date d'octroi 2016-06-07
Propriétaire EM Microelectronic-Marin SA (Suisse)
Inventeur(s)
  • Pillin, Nicolas
  • Stojanovic, Goran
  • Ghueldre, Tony

Abrégé

An envelope detector circuit, suitable for use in RFID tags, includes a voltage doubler circuit and a biasing voltage generating circuit which comprises components matched respectively to rectifying components of the voltage doubler circuit. A rectifying component of this voltage doubler circuit is formed by a transistor controlled by the biasing voltage generating circuit which provides a biasing voltage to a control gate of this transistor, the biasing voltage generating circuit being arranged so as to permit a determined forward biasing current to flow through the transistor and further rectifying elements of the voltage doubler circuit. This embodiment provides fast, highly sensitive detection of envelope waveforms in input signals. Thanks to the matched rectifying components, efficiency variations due to variations in manufacturing process can be eliminated. The envelope detector circuit is further arranged for maintaining a stable detection independent of variations in temperature.

Classes IPC  ?

  • G06K 19/06 - Supports d'enregistrement pour utilisation avec des machines et avec au moins une partie prévue pour supporter des marques numériques caractérisés par le genre de marque numérique, p.ex. forme, nature, code
  • G01R 19/04 - Mesure des valeurs de pointe d'un courant alternatif ou des impulsions
  • G06K 7/00 - Méthodes ou dispositions pour la lecture de supports d'enregistrement
  • H03D 1/10 - Diodes
  • H03D 1/18 - Dispositifs à semi-conducteurs
  • H04L 27/06 - Circuits de démodulation; Circuits récepteurs
  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré

99.

Electronic circuit with a sleep mode and a bypass connection for conveying a slow clock signal

      
Numéro d'application 14509773
Numéro de brevet 09477256
Statut Délivré - en vigueur
Date de dépôt 2014-10-08
Date de la première publication 2015-04-30
Date d'octroi 2016-10-25
Propriétaire EM MICROELECTRONIC-MARIN SA (Suisse)
Inventeur(s) Sima, Ovidiu

Abrégé

The present invention concerns an electronic circuit comprising a control signal processing circuit with a control signal input and a control signal output circuit, the processing circuit being arranged to process a control signal applied to the control signal input, and to operate in at least one of a first power mode and a second power mode, the second power mode having a lower power consumption than the first power mode. The electronic circuit further comprises a control signal processing circuit bypass means for providing, when the processing circuit is in the second power mode, a bypass connection for conveying the control signal from the control signal input to the control signal output circuit, thereby bypassing the processing circuit.

Classes IPC  ?

  • G06F 1/32 - Moyens destinés à économiser de l'énergie
  • G06F 1/00 - TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES - Détails non couverts par les groupes et
  • G06F 1/04 - Génération ou distribution de signaux d'horloge ou de signaux dérivés directement de ceux-ci

100.

Regulation circuit for a charge pump and method of regulation

      
Numéro d'application 14460040
Numéro de brevet 09929641
Statut Délivré - en vigueur
Date de dépôt 2014-08-14
Date de la première publication 2015-03-05
Date d'octroi 2018-03-27
Propriétaire EM MICROELECTRONIC MARIN S.A. (Suisse)
Inventeur(s)
  • Plavec, Lubomir
  • Marinelli, Filippo

Abrégé

a supply or voltage generator coupled to an output of the detector and having an output coupled to the charge pump to vary an amplitude of a clock signal within the charge pump in dependence of the analysis of the detector.

Classes IPC  ?

  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p.ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande
  • G11C 5/14 - Dispositions pour l'alimentation
  • G11C 7/12 - Circuits de commande de lignes de bits, p.ex. circuits d'attaque, de puissance, de tirage vers le haut, d'abaissement, circuits de précharge, circuits d'égalisation, pour lignes de bits
  • G11C 7/14 - Gestion de cellules factices; Générateurs de tension de référence de lecture
  • G11C 7/22 - Circuits de synchronisation ou d'horloge pour la lecture-écriture [R-W]; Générateurs ou gestion de signaux de commande pour la lecture-écriture [R-W]
  1     2        Prochaine page