Pragmatic Printing Limited

Royaume‑Uni

Retour au propriétaire

1-100 de 104 pour Pragmatic Printing Limited Trier par
Recheche Texte
Affiner par
Juridiction
        États-Unis 57
        International 47
Date
Nouveautés (dernières 4 semaines) 1
2024 mars 1
2024 (AACJ) 1
2023 5
2022 16
Voir plus
Classe IPC
H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant 18
H01L 29/786 - Transistors à couche mince 16
H01L 29/66 - Types de dispositifs semi-conducteurs 15
H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide 7
H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter 6
Voir plus
Statut
En Instance 19
Enregistré / En vigueur 85
Résultats pour  brevets
  1     2        Prochaine page

1.

TRANSISTOR AND ITS METHOD OF MANUFACTURE

      
Numéro d'application 18516465
Statut En instance
Date de dépôt 2023-11-21
Date de la première publication 2024-03-14
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Green, Nathaniel
  • Davies, Neil
  • Thorndyke, Adrian
  • Alkhalil, Feras

Abrégé

A transistor is disclosed, comprising: a layer of semiconductor material comprising a first portion, a second portion, and a third portion connecting the first portion to the second portion and providing a semiconductive channel between the first portion and the second portion; a conductive first terminal covering and in electrical contact with said first portion of the layer of semiconductor material; a conductive second terminal covering and in electrical contact with said second portion of the layer of semiconductor material; a conductive gate terminal comprising a first overlapping portion covering at least part of the first terminal, and a channel portion covering the third portion of the layer of semiconductor material; and a layer of a first dielectric material, having a first dielectric constant, arranged between the first overlapping portion and the first terminal, and between the channel portion of the gate terminal and the third portion of the layer of semiconductor material. The transistor further comprises a layer of a second dielectric material having a second dielectric constant, the second dielectric constant being lower than the first dielectric constant, the layer of second dielectric material being arranged between at least part of the first overlapping portion and the first terminal, whereby at least part of the first overlapping portion of the gate terminal is separated from the first terminal by the layer of first dielectric material and the layer of second dielectric material.

Classes IPC  ?

  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/786 - Transistors à couche mince

2.

METHODS OF MANUFACTURING ELECTRONIC STRUCTURES

      
Numéro d'application 18231585
Statut En instance
Date de dépôt 2023-08-08
Date de la première publication 2023-11-30
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine
  • Cobb, Brian Hardy
  • Alkhalil, Feras

Abrégé

A structure is disclosed, comprising: a first field effect transistor, FET, comprising a first source terminal, a first drain terminal, a first layer or body of semiconductive material arranged to provide a first semiconductive channel connecting the first source terminal to the first drain terminal, and a gate terminal arranged with respect to the first semiconductive channel such that a conductivity of the first semiconductive channel may be controlled by application of a voltage to the gate terminal; and a second FET comprising a second source terminal, a second drain terminal, a second layer or body of semiconductive material arranged to provide a second semiconductive channel connecting the second source terminal to the second drain terminal, and the gate terminal, the second conductive channel being arranged with respect to the gate terminal such that a conductivity of the second channel may be controlled by application of a voltage to the gate terminal. Methods of manufacturing such structures are also disclosed.

Classes IPC  ?

  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/027 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p.ex. condensation
  • H01L 21/306 - Traitement chimique ou électrique, p.ex. gravure électrolytique
  • H01L 21/3213 - Gravure physique ou chimique des couches, p.ex. pour produire une couche avec une configuration donnée à partir d'une couche étendue déposée au préalable
  • H01L 29/40 - Electrodes
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter

3.

SCHOTTKY DIODE

      
Numéro d'application 18131014
Statut En instance
Date de dépôt 2023-04-05
Date de la première publication 2023-08-10
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Alkhalil, Feras
  • Price, Richard
  • Cobb, Brian

Abrégé

A Schottky diode comprises: a first electrode; a second electrode; and a body of semiconductive material connected to the first electrode at a first interface and connected to the second electrode at a second interface, wherein the first interface comprises a first planar region lying in a first plane and the first electrode has a first projection onto the first plane in a first direction normal to the first plane, the second interface comprises a second planar region lying in a second plane and the second electrode has a second projection onto the first plane in said first direction, at least a portion of the second projection lies outside the first projection, said second planar region is offset from the first planar region in said first direction, and one of the first interface and the second interface provides a Schottky contact.

Classes IPC  ?

  • H01L 29/872 - Diodes Schottky
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 27/06 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant une pluralité de composants individuels dans une configuration non répétitive
  • H01L 29/47 - Electrodes à barrière de Schottky
  • H01L 29/786 - Transistors à couche mince
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 29/24 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des matériaux semi-conducteurs inorganiques non couverts par les groupes , ,  ou
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/20 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des composés AIIIBV
  • H01L 29/22 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des composés AIIBVI

4.

ELECTRONIC CIRCUITS AND THEIR METHODS OF MANUFACTURE

      
Numéro d'application 17769381
Statut En instance
Date de dépôt 2020-10-22
Date de la première publication 2023-07-27
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Cobb, Brian

Abrégé

An electronic circuit comprises a first resistor (1) and a second resistor (2). The first resistor comprises: a first sheet (10) of resistive material; and a first pair (11, 12) of conductive contacts, each arranged in electrical contact with the first sheet, and arranged such that a shortest resistive path in the first sheet between the first pair of contacts passes through the first sheet and has a length equal to a thickness (LI) of the first sheet. The second resistor comprises: a second sheet (20) of resistive material; and a second pair (21, 22) of conductive contacts, each arranged in electrical contact with the second sheet, and arranged such that a shortest resistive path (L2) in the second sheet between the second pair of contacts passes along at least a portion of a length of the second sheet.

Classes IPC  ?

  • H01L 27/01 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant uniquement des éléments à film mince ou à film épais formés sur un substrat isolant commun
  • H01L 27/13 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant combiné avec des composants passifs à film mince ou à film épais

5.

ELECTRONIC DEVICE AND ASSOCIATED METHOD OF MANUFACTURE

      
Numéro d'application 17761290
Statut En instance
Date de dépôt 2020-09-15
Date de la première publication 2023-02-16
Propriétaire PRAGMATIC PRINTING LIMITED (Royaume‑Uni)
Inventeur(s) Cobb, Brian

Abrégé

An electronic device is disclosed that comprises a substrate and an electronic circuit with a layer between them. The layer comprises an electrically insulating medium containing a spatial distribution of conductive elements. The electronic circuit comprises memory contacts arranged for electrical connection to a corresponding contact on the substrate when at least one of the conductive element forms a connection between a memory contact and the corresponding contact but for electrical insulation from the corresponding contact when no conductive elements forms such a connection. A selection of the memory contacts, that is at least partially random, is thus electrically connected to the corresponding contact on the substrate. Memory circuitry is configured to store a representation of a respective electrical connection status of the memory contacts.

Classes IPC  ?

  • G06K 19/077 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré - Détails de structure, p.ex. montage de circuits dans le support
  • G06F 7/58 - Générateurs de nombres aléatoires ou pseudo-aléatoires
  • G06F 21/60 - Protection de données

6.

A METHOD OF CONNECTING CIRCUIT ELEMENTS

      
Numéro d'application 17792440
Statut En instance
Date de dépôt 2021-01-29
Date de la première publication 2023-01-26
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Williamson, Ken
  • Price, Richard
  • White, Scott

Abrégé

The present invention relates to a method of connecting circuit elements and a corresponding system for connecting circuit elements. The method includes providing a plurality of flexible circuit elements on a carrier element; forming a connecting structure. The formed connecting structure includes at least two contact points; and operative connections between each of the plurality of flexible circuit elements and the at least two contact points. The method further includes severing the operative connection between at least one of the plurality of flexible circuit elements and the at least two contact points.

Classes IPC  ?

  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • G06K 19/077 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré - Détails de structure, p.ex. montage de circuits dans le support
  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H05K 1/18 - Circuits imprimés associés structurellement à des composants électriques non imprimés

7.

Secure RFID tag identification

      
Numéro d'application 17870614
Numéro de brevet 11805111
Statut Délivré - en vigueur
Date de dépôt 2022-07-21
Date de la première publication 2022-11-10
Date d'octroi 2023-10-31
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Cobb, Brian
  • White, Scott

Abrégé

A method, apparatus and system for secure one-way RFID tag identification is provided. The method comprising generating, at an RFID tag, an auxiliary identifier; generating, at an RFID tag, a secure representation based on the auxiliary identifier; transmitting, from the RFID tag and receiving at an RFID reader, one or more representations of the auxiliary identifier and the tag identifier including the secure representation; and verifying the identity of the RFID tag based on the received representations.

Classes IPC  ?

  • H04L 9/40 - Protocoles réseaux de sécurité
  • H04L 9/08 - Répartition de clés
  • H04L 9/32 - Dispositions pour les communications secrètes ou protégées; Protocoles réseaux de sécurité comprenant des moyens pour vérifier l'identité ou l'autorisation d'un utilisateur du système
  • H04W 12/47 - Dispositions de sécurité utilisant des modules d’identité utilisant la communication en champ proche [NFC] ou des modules d’identification par radiofréquence [RFID]

8.

INTEGRATED CIRCUIT ON FLEXIBLE SUBSTRATE MANUFACTURING PROCESS

      
Numéro d'application 17874875
Statut En instance
Date de dépôt 2022-07-27
Date de la première publication 2022-11-10
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Cobb, Brian
  • Davies, Neil

Abrégé

The present invention provides processes for manufacturing a plurality of discrete integrated circuits (ICs) on a carrier, the process comprising the steps of: providing a carrier for a flexible substrate; depositing a flexible substrate of uniform thickness on said carrier; removing at least a portion of the thickness of the flexible substrate from at least a portion of the IC connecting areas to form channels in the flexible substrate and a plurality of IC substrate units spaced apart from one another on the carrier by said channels; forming an integrated circuit on at least one of the IC substrate units.

Classes IPC  ?

  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels

9.

ELECTRONIC CIRCUIT COMPRISING TRANSISTOR AND RESISTOR

      
Numéro d'application 17636083
Statut En instance
Date de dépôt 2020-08-19
Date de la première publication 2022-11-10
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine
  • Downs, Peter Fergus

Abrégé

A method of manufacturing an electronic circuit (or circuit module) (100) is disclosed. The electronic circuit comprises a transistor (1) and a resistor (2), the transistor comprising a source terminal (11), a drain terminal (12), a gate terminal (13), and a first body (10) of material providing a controllable semi-conductive channel between the source and drain terminals, and the resistor comprises a first resistor terminal (21), a second resistor terminal (22), and a second body (20) of material providing a resistive current path between the first resistor terminal and the second resistor terminal. The method comprises: forming the first body (10); and forming the second body (20), wherein the first body comprises a first quantity (100) of a metal oxide and the second body comprises a second quantity (200) of said metal oxide. Corresponding electronic circuits are disclosed.

Classes IPC  ?

  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01C 1/14 - Bornes ou points de prise spécialement adaptés aux résistances; Dispositions de bornes ou points de prise sur les résistances
  • H01C 1/01 - Montage; Support
  • H01C 17/28 - Appareils ou procédés spécialement adaptés à la fabrication de résistances adaptés pour appliquer les bornes

10.

Multi-protocol RFID tag and system

      
Numéro d'application 17311754
Numéro de brevet 11836562
Statut Délivré - en vigueur
Date de dépôt 2019-12-03
Date de la première publication 2022-10-27
Date d'octroi 2023-12-05
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Cobb, Brian Hardy
  • White, Scott

Abrégé

The present invention provides for a RFID tag assembly that is suitable for operation with at least one RFID reader assembly. The RFID tag assembly comprises, inter alia, an antenna member for transmitting and/or receiving an RFID signal, and at least one integrated circuit (IC) for processing the RFID signal and which is configured to communicate, alternatingly and sequentially in time, a first signal transmission and at least one second signal transmission, each defined by a plurality of predetermined signal transmission parameters, to the at least one RFI D reader assembly, utilising time-division multiplexing, wherein the at least one first signal transmission differs from the at least one second signal transmission in at least one of said plurality of predetermined signal transmission parameters.

Classes IPC  ?

  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré
  • G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire

11.

ELECTRONIC CIRCUITS AND CIRCUIT ELEMENTS

      
Numéro d'application 17636090
Statut En instance
Date de dépôt 2020-08-19
Date de la première publication 2022-09-15
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine
  • Downs, Peter Fergus
  • Alkhalil, Feras
  • Chandramohan, Abhishek

Abrégé

A method of manufacturing an electronic circuit comprising a first device and at least a second device is disclosed. The first device comprises a first terminal, a second terminal, and a first body of semiconductive material providing a semiconductive path between the first and second terminals, and the second device comprises a third terminal, a fourth terminal, and a second body of material providing a resistive or semiconductive current path between the third terminal and the fourth terminal. The method comprises: forming the first body; and forming the second body, wherein the first body comprises a first quantity of a metal oxide and the second body comprises a second quantity of said metal oxide. Corresponding electronic circuits are disclosed.

Classes IPC  ?

  • H01L 27/06 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant une pluralité de composants individuels dans une configuration non répétitive
  • H01L 49/02 - Dispositifs à film mince ou à film épais
  • H01L 29/24 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des matériaux semi-conducteurs inorganiques non couverts par les groupes , ,  ou
  • H01L 29/786 - Transistors à couche mince
  • H01L 29/872 - Diodes Schottky
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/8256 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant un semi-conducteur, en utilisant des technologies non couvertes par l'un des groupes , ou

12.

RESISTOR GEOMETRY

      
Numéro d'application 17636099
Statut En instance
Date de dépôt 2020-08-19
Date de la première publication 2022-09-15
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Mann, Robert

Abrégé

A thin-film resistor and a method for fabricating a thin-film resistor are provided. The thin-film resistor comprises a first terminal, a second terminal, and a resistor body providing a resistive current path between the first terminal and the second terminal, and the method comprises depositing a first layer of conductive material onto at least one of the supporting structure and the resistor body, applying a first lithographic mask to the first layer, and etching the first layer to form the first terminal; and depositing a second layer of conductive material onto at least one of the supporting structure and the resistor body, applying a second lithographic mask to the second layer, and etching the second layer to form the second terminal, wherein the first lithographic mask is different to the second lithographic mask, and a lateral separation of the first terminal and the second terminal is less than an in-plane minimum feature size of the first and second lithographic masks

Classes IPC  ?

  • H01C 17/00 - Appareils ou procédés spécialement adaptés à la fabrication de résistances
  • H01C 7/00 - Résistances fixes constituées par une ou plusieurs couches ou revêtements; Résistances fixes constituées de matériau conducteur en poudre ou de matériau semi-conducteur en poudre avec ou sans matériau isolant
  • H01C 17/075 - Appareils ou procédés spécialement adaptés à la fabrication de résistances adaptés pour déposer en couche le matériau résistif sur un élément de base par des techniques de film mince
  • H01L 49/02 - Dispositifs à film mince ou à film épais

13.

THIN-FILM COMPONENTS FOR INTEGRATED CIRCUITS

      
Numéro d'application 17636113
Statut En instance
Date de dépôt 2020-08-19
Date de la première publication 2022-09-15
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s) Price, Richard

Abrégé

A thin-film electronic component includes a first terminal, a second terminal, and a first current path between the first terminal and the second terminal, wherein the first current path is formed from a first segment of a first material and a first segment of a second material arranged in series between the first terminal and the second terminal.

Classes IPC  ?

  • H01L 29/786 - Transistors à couche mince
  • H01L 49/02 - Dispositifs à film mince ou à film épais
  • H01L 27/13 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant combiné avec des composants passifs à film mince ou à film épais

14.

RESISTORS FOR INTEGRATED CIRCUITS

      
Numéro d'application 17636108
Statut En instance
Date de dépôt 2020-08-19
Date de la première publication 2022-09-15
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s) Price, Richard

Abrégé

A thin-film integrated circuit comprising a first semiconductor device, a second semiconductor device, a first resistor, and a second resistor is provided. A semiconducting region of the first semiconductor device, a resistor body of the first resistor, a semiconducting region of the second semiconductor device, and a resistor body of the second resistor are formed from at least one of a first source material and a second source material, and a material of the resistor body of the first resistor and a material of the resistor body of the second resistor have different electrical properties.

Classes IPC  ?

  • H01L 49/02 - Dispositifs à film mince ou à film épais
  • H01C 7/00 - Résistances fixes constituées par une ou plusieurs couches ou revêtements; Résistances fixes constituées de matériau conducteur en poudre ou de matériau semi-conducteur en poudre avec ou sans matériau isolant
  • H01L 27/06 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant une pluralité de composants individuels dans une configuration non répétitive
  • H01L 29/786 - Transistors à couche mince

15.

FLEXIBLE ELECTRONIC STRUCTURE

      
Numéro d'application 17611604
Statut En instance
Date de dépôt 2020-05-19
Date de la première publication 2022-08-04
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Cobb, Brian
  • Price, Richard

Abrégé

There is provided a flexible electronic structure for bonding with an external circuit, comprising a flexible substrate, having a first surface, configured for bonding with the external circuit, and an opposing second surface, configured for engagement with a bonding tool, comprising at least one electronic component; at least one contact member, operatively coupled with said at least one electronic component and provided at said first surface of said flexible substrate, and adapted to operably interface with the external circuit after bonding, and at least one shield member, provided at said first surface so as to shieldingly overlap at least a portion of said at least one electronic component, adapted to withstand a predetermined pressure applied to said first surface and/or said opposing second surface during bonding with the external circuit.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif

16.

FLEXIBLE ELECTRONIC STRUCTURE

      
Numéro d'application 17611611
Statut En instance
Date de dépôt 2020-05-19
Date de la première publication 2022-07-28
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Cobb, Brian
  • Price, Richard

Abrégé

There is provided a flexible electronic structure for bonding with an external circuit. The flexible electronic structure comprising: a flexible body having a first surface, the flexible body comprising at least one electronic component; at least one contact element configured to bond with the external circuit, the at least one contact element operatively coupled with the at least one electronic component and provided at the first surface of the flexible body, and arranged to operably interface with the external circuit after bonding, and at least one support element provided at the first surface of the flexible body, each support element arranged to contact a corresponding surface element disposed on a first surface of an external structure comprising the external circuit.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H05K 1/18 - Circuits imprimés associés structurellement à des composants électriques non imprimés
  • H01L 23/498 - Connexions électriques sur des substrats isolants

17.

METHOD OF FABRICATING A CONDUCTIVE LAYER ON AN IC USING NON-LITHOGRAPHIC FABRICATION TECHNIQUES

      
Numéro d'application 17611614
Statut En instance
Date de dépôt 2020-05-19
Date de la première publication 2022-07-21
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Williamson, Ken
  • Price, Richard

Abrégé

A method for fabricating a thin-film integrated circuit, IC, including a plurality of electronic components, the method comprising: forming, using a first fabrication technique, the plurality of electronic components, and forming, using a second fabrication technique, a conductive layer on the plurality of electronic components to form a redistribution layer, RDL, wherein the first fabrication technique includes photolithographic patterning, and the first fabrication technique is different to the second fabrication technique.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées

18.

And gates and clock dividers

      
Numéro d'application 17703795
Numéro de brevet 11575380
Statut Délivré - en vigueur
Date de dépôt 2022-03-24
Date de la première publication 2022-07-07
Date d'octroi 2023-02-07
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s) De Oliveira, Joao

Abrégé

An AND gate comprises: a first input; a second input; an output; and a plurality of field effect transistors, FETs, each having a respective first terminal, a respective second terminal, and a respective gate terminal to which a voltage may be applied to control a conductivity of a respective channel between the respective first terminal and the respective second terminal. The plurality of FETs comprises: a first FET having its first terminal directly connected to the first input, its second terminal directly connected to the output, and its gate terminal directly connected to the second input; a second FET having its first terminal directly connected to the first input, its second terminal directly connected to the output, and its gate terminal directly connected to the output; and a third FET having its first terminal directly connected to the second input, its second terminal directly connected to the output, and its gate terminal directly connected to the output. Also disclosed is a clock divider stage for receiving a first clock signal oscillating at a first frequency and a second clock signal, the second clock signal being an inversion of the first clock signal, and generating a first output clock signal oscillating at half of the first frequency.

Classes IPC  ?

  • H03K 19/00 - Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion
  • G06F 1/06 - Générateurs d'horloge produisant plusieurs signaux d'horloge
  • G06F 1/08 - Générateurs d'horloge ayant une fréquence de base modifiable ou programmable
  • H03K 5/00 - Transformation d'impulsions non couvertes par l'un des autres groupes principaux de la présente sous-classe
  • H04B 5/00 - Systèmes de transmission à induction directe, p.ex. du type à boucle inductive

19.

Oscillator with improved frequency stability

      
Numéro d'application 17603062
Numéro de brevet 11942944
Statut Délivré - en vigueur
Date de dépôt 2020-04-22
Date de la première publication 2022-06-09
Date d'octroi 2024-03-26
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s) Sou, Anthony

Abrégé

e, 108, 110), having a second voltage response characteristic that is inversely correlated to said first voltage response characteristic, operatively coupled with said first signal delay circuit and configured to provide a predetermined second propagation delay, and wherein said predetermined first propagation delay and said predetermined second propagation delay are temporally matched, so as to generate an oscillating output signal (Out) of a predetermined frequency.

Classes IPC  ?

  • H03K 3/03 - Circuits astables
  • H03K 5/01 - Mise en forme d'impulsions
  • H03K 5/00 - Transformation d'impulsions non couvertes par l'un des autres groupes principaux de la présente sous-classe

20.

Analogue-to-digital converter (ADC)

      
Numéro d'application 17600684
Numéro de brevet 11750208
Statut Délivré - en vigueur
Date de dépôt 2020-03-17
Date de la première publication 2022-06-02
Date d'octroi 2023-09-05
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Sou, Antony
  • Bratt, Adrian

Abrégé

There is provided a dual-slope analog-to-digital converter (ADC), comprising an input signal terminal, configured to provide an analog signal, and a reference signal terminal, configured to provide a predetermined reference signal. The ADC further comprises an integrator, that is operatively coupled to said input signal terminal and said reference signal terminal via a first switch unit, said first switch unit being configured to selectively connect and disconnect said integrator to and from any one of said input signal terminal and said reference signal terminal. In addition, a voltage supply is operatively coupled to said integrator and configured to selectively provide at least one first supply voltage to said integrator via a second switch unit, a comparator is operatively coupled to an output of said integrator at a first comparator input and a predetermined threshold voltage at a second comparator input, configured to provide an actuation signal at a comparator output in accordance with a predetermined comparator logic, and a controller is adapted to control any one of said first switch unit and said second switch unit. The ADC is further adapted to provide a first voltage to said integrator from said voltage supply, so as to integrate over a first time period a first current corresponding to one of said reference signal and said analog signal, and, following said first time period, to provide a second voltage to said integrator from said voltage supply, so as to integrate over a second time period a second current corresponding to the other one of said reference signal and said analog signal, in order to generate a digital output signal corresponding to said analog signal, and wherein said first current and said second current flow in the same direction during respective said first time period and said second time period.

Classes IPC  ?

  • H03M 1/34 - Valeur analogique comparée à des valeurs de référence
  • H03M 1/52 - Intégration du signal d'entrée avec retour linéaire au niveau de référence

21.

FLEXIBLE INTERPOSER

      
Numéro d'application 17427805
Statut En instance
Date de dépôt 2020-01-31
Date de la première publication 2022-04-28
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Cobb, Brian
  • White, Scott
  • Williamson, Ken
  • Sou, Anthony
  • Ramsdale, Catherine
  • Mann, Rob
  • Davies, Neil
  • De Oliveira, Joao
  • Ewers, Gillian
  • Boulanger, Pascaline
  • Price, Richard

Abrégé

The present invention provides for an interposer subassembly that is suitable for an electronic system having at least one integrated circuit (1C) component. The interposer subassembly comprises a flexible base layer, having a first surface and an opposing second surface, at least one active electronic circuit component, operatively integrated within said flexible base layer, and at least one first patterned contact layer, provided on any one of said first surface and said second surface of said flexible base layer and which is configured to operably interface with said at least one active electronic circuit component and the at least one 1C component.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants

22.

RFID system with improved signal transmission characteristics

      
Numéro d'application 17296381
Numéro de brevet 11551017
Statut Délivré - en vigueur
Date de dépôt 2019-12-03
Date de la première publication 2022-02-03
Date d'octroi 2023-01-10
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s) De Oliveira, Joao

Abrégé

A RFID (Radio Frequency Identification) system is provided, comprising at least one tag assembly having at least one tag inductance element that is operatively coupled to an integrated circuit (IC). The RFID system further comprises at least one reader assembly having at least one reader inductance element that is configured to operatively and communicatively couple with the tag assembly, and a resonance assembly having at least one first resonance element that is inductively coupleable to the at least one tag inductance element and/or at least one second resonance element that is inductively coupleable to the at least one reader inductance element, and which is adapted to provide coupled magnetic resonance signal transmission between the reader assembly and the tag assembly.

Classes IPC  ?

  • G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire
  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré
  • G06K 19/077 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré - Détails de structure, p.ex. montage de circuits dans le support
  • H04B 5/00 - Systèmes de transmission à induction directe, p.ex. du type à boucle inductive

23.

Closed-system capacitive coupling RFID

      
Numéro d'application 17264645
Numéro de brevet 11455478
Statut Délivré - en vigueur
Date de dépôt 2019-08-08
Date de la première publication 2021-10-28
Date d'octroi 2022-09-27
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • De Oliveira, Joao
  • Cobb, Brian
  • Clark, Thomas

Abrégé

An RFID tag for capacitively coupled RFID communication with an RFID reader. The RFID tag comprising an integrated circuit (IC), the IC including a first RFID tag electrode arranged to capacitively couple with a first electrode of the RFID reader to form a first capacitor, and a second RFID tag electrode arranged to capacitively couple with a second electrode of the RFID reader to form a second capacitor when the RFID tag is in a first position relative to the RFID reader; power supply circuitry configured to extract power from a first time-varying signal received from the RFID reader via at least one of the first RFID tag electrode and the second RFID tag electrode, and supply the extracted power to circuitry of the RFID tag; and data transmission circuitry configured to receive the extracted power from the power supply circuitry, and transmit data to the RFID reader via at least one of the first RFID tag electrode and the second RFID tag electrode.

Classes IPC  ?

  • G06K 7/08 - Méthodes ou dispositions pour la lecture de supports d'enregistrement avec des moyens de perception des modifications d'un champ électrostatique ou magnétique, p.ex. par perception des modifications de la capacité entre des électrodes
  • G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire
  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré

24.

ELECTRONIC CIRCUIT AND METHOD OF MANUFACTURE

      
Numéro d'application 17274237
Statut En instance
Date de dépôt 2019-09-10
Date de la première publication 2021-10-28
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s) Cobb, Brian

Abrégé

An electronic circuit is described, comprising: a first power rail; a second power rail; and a field effect transistor, FET, the FET comprising: a first terminal coupled directly or indirectly to the first power rail; a second terminal coupled directly or indirectly to the second power rail; a channel of semiconductive material connecting the first terminal to the second terminal; a gate terminal to which a voltage may be applied to control a conductivity of the channel, the channel providing a conduction path from the first terminal to the second terminal; and a gate dielectric arranged to insulate the gate terminal from the channel. The circuit further comprises a layer or other body of dielectric material, the gate dielectric being a first portion of the layer or other body of dielectric material. The first power rail comprises a first rail portion arranged on a first side of a second portion of the layer or other body of dielectric material, and the second power rail comprises a second rail portion arranged on a second side of the second portion of the layer or other body of dielectric material, the second side being opposite the first side. The second portion of the layer or other body of dielectric material separates the first and second rail portions and with the first and second rail portions provides a capacitance to the circuit.

Classes IPC  ?

  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 29/786 - Transistors à couche mince

25.

Profiled thermode

      
Numéro d'application 17269626
Numéro de brevet 11910533
Statut Délivré - en vigueur
Date de dépôt 2019-07-30
Date de la première publication 2021-09-30
Date d'octroi 2024-02-20
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Davies, Neil
  • Devenport, Stephen
  • Price, Richard

Abrégé

The invention relates to a thermode for connecting at least two components, comprising a tip having a body portion with at least two contact surface portions connected to and spaced apart from one another by a recess configured to receive a portion of one of the at least two components; and a support portion having at least one supporting surface portion configured to support a further component (being the other of the at least two components, wherein the contact surface portions and the supporting surface portion are configured to receive the at least two components between them and wherein one or both of the contact surface portions and the supporting surface portion are moveable relative to and towards one another to exert heat and/or pressure on the at least two components located between the contact surface portions and the supporting portion.

Classes IPC  ?

  • B23K 1/00 - Brasage ou débrasage
  • H05K 13/04 - Montage de composants
  • H01L 21/50 - Assemblage de dispositifs à semi-conducteurs en utilisant des procédés ou des appareils non couverts par l'un uniquement des groupes
  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H05K 1/11 - Eléments imprimés pour réaliser des connexions électriques avec ou entre des circuits imprimés
  • H05K 3/32 - Connexions électriques des composants électriques ou des fils à des circuits imprimés
  • H01L 21/60 - Fixation des fils de connexion ou d'autres pièces conductrices, devant servir à conduire le courant vers le ou hors du dispositif pendant son fonctionnement

26.

METHODS OF MANUFACTURE ELECTRONIC STRUCTURES

      
Numéro d'application 17315463
Statut En instance
Date de dépôt 2021-05-10
Date de la première publication 2021-08-26
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine
  • Cobb, Brian Hardy
  • Alkhalil, Feras

Abrégé

A structure is disclosed, comprising: a first field effect transistor, FET, comprising a first source terminal, a first drain terminal, a first layer or body of semiconductive material arranged to provide a first semiconductive channel connecting the first source terminal to the first drain terminal, and a gate terminal arranged with respect to the first semiconductive channel such that a conductivity of the first semiconductive channel may be controlled by application of a voltage to the gate terminal; and a second FET comprising a second source terminal, a second drain terminal, a second layer or body of semiconductive material arranged to provide a second semiconductive channel connecting the second source terminal to the second drain terminal, and the gate terminal, the second conductive channel being arranged with respect to the gate terminal such that a conductivity of the second channel may be controlled by application of a voltage to the gate terminal. Methods of manufacturing such structures are also disclosed.

Classes IPC  ?

  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/027 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p.ex. condensation
  • H01L 21/306 - Traitement chimique ou électrique, p.ex. gravure électrolytique
  • H01L 21/3213 - Gravure physique ou chimique des couches, p.ex. pour produire une couche avec une configuration donnée à partir d'une couche étendue déposée au préalable
  • H01L 29/40 - Electrodes
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter

27.

A METHOD OF CONNECTING CIRCUIT ELEMENTS

      
Numéro d'application GB2021050212
Numéro de publication 2021/152325
Statut Délivré - en vigueur
Date de dépôt 2021-01-29
Date de publication 2021-08-05
Propriétaire PRAGMATIC PRINTING LIMITED (Royaume‑Uni)
Inventeur(s)
  • Williamson, Ken
  • Price, Richard
  • White, Scott

Abrégé

The present invention relates to a method of connecting circuit elements and a corresponding system for connecting circuit elements. The method includes providing a plurality of flexible circuit elements on a carrier element; forming a connecting structure. The formed connecting structure includes at least two contact points; and operative connections between each of the plurality of flexible circuit elements and the at least two contact points. The method further includes severing the operative connection between at least one of the plurality of flexible circuit elements and the at least two contact points.

Classes IPC  ?

  • H01L 21/48 - Fabrication ou traitement de parties, p.ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants

28.

AND gates and clock dividers

      
Numéro d'application 17055879
Numéro de brevet 11316518
Statut Délivré - en vigueur
Date de dépôt 2019-05-16
Date de la première publication 2021-07-22
Date d'octroi 2022-04-26
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s) De Oliveira, Joao

Abrégé

An AND gate comprises: a first input; a second input; an output; and a plurality of field effect transistors, FETs, each having a respective first terminal, a respective second terminal, and a respective gate terminal to which a voltage may be applied to control a conductivity of a respective channel between the respective first terminal and the respective second terminal. The plurality of FETs comprises: a first FET having its first terminal directly connected to the first input, its second terminal directly connected to the output, and its gate terminal directly connected to the second input; a second FET having its first terminal directly connected to the first input, its second terminal directly connected to the output, and its gate terminal directly connected to the output; and a third FET having its first terminal directly connected to the second input, its second terminal directly connected to the output, and its gate terminal directly connected to the output. Also disclosed is a clock divider stage for receiving a first clock signal oscillating at a first frequency and a second clock signal, the second clock signal being an inversion of the first clock signal, and generating a first output clock signal oscillating at half of the first frequency.

Classes IPC  ?

  • H03K 19/00 - Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion
  • G06F 1/06 - Générateurs d'horloge produisant plusieurs signaux d'horloge
  • G06F 1/08 - Générateurs d'horloge ayant une fréquence de base modifiable ou programmable
  • H03K 5/00 - Transformation d'impulsions non couvertes par l'un des autres groupes principaux de la présente sous-classe
  • H04B 5/00 - Systèmes de transmission à induction directe, p.ex. du type à boucle inductive

29.

ELECTRONIC CIRCUITS AND THEIR METHODS OF MANUFACTURE

      
Numéro d'application GB2020052672
Numéro de publication 2021/079131
Statut Délivré - en vigueur
Date de dépôt 2020-10-22
Date de publication 2021-04-29
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Cobb, Brian

Abrégé

An electronic circuit comprises a first resistor (1) and a second resistor (2). The first resistor comprises: a first sheet (10) of resistive material; and a first pair (11, 12) of conductive contacts, each arranged in electrical contact with the first sheet, and arranged such that a shortest resistive path in the first sheet between the first pair of contacts passes through the first sheet and has a length equal to a thickness (LI) of the first sheet. The second resistor comprises: a second sheet (20) of resistive material; and a second pair (21, 22) of conductive contacts, each arranged in electrical contact with the second sheet, and arranged such that a shortest resistive path (L2) in the second sheet between the second pair of contacts passes along at least a portion of a length of the second sheet.

Classes IPC  ?

  • H01L 49/02 - Dispositifs à film mince ou à film épais
  • H01L 27/06 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant une pluralité de composants individuels dans une configuration non répétitive
  • H01L 27/08 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant uniquement des composants semi-conducteurs d'un seul type

30.

ELECTRONIC DEVICE AND ASSOCIATED METHOD OF MANUFACTURE

      
Numéro d'application GB2020052217
Numéro de publication 2021/053325
Statut Délivré - en vigueur
Date de dépôt 2020-09-15
Date de publication 2021-03-25
Propriétaire PRAGMATIC PRINTING LIMITED (Royaume‑Uni)
Inventeur(s) Cobb, Brian

Abrégé

An electronic device is disclosed that comprises a substrate and an electronic circuit with a layer between them. The layer comprises an electrically insulating medium containing a spatial distribution of conductive elements. The electronic circuit comprises memory contacts arranged for electrical connection to a corresponding contact on the substrate when at least one of the conductive element forms a connection between a memory contact and the corresponding contact but for electrical insulation from the corresponding contact when no conductive elements forms such a connection. A selection of the memory contacts, that is at least partially random, is thus electrically connected to the corresponding contact on the substrate. Memory circuitry is configured to store a representation of a respective electrical connection status of the memory contacts.

Classes IPC  ?

  • H04L 9/32 - Dispositions pour les communications secrètes ou protégées; Protocoles réseaux de sécurité comprenant des moyens pour vérifier l'identité ou l'autorisation d'un utilisateur du système
  • G06F 21/73 - Protection de composants spécifiques internes ou périphériques, où la protection d'un composant mène à la protection de tout le calculateur pour assurer la sécurité du calcul ou du traitement de l’information par création ou détermination de l’identification de la machine, p.ex. numéros de série

31.

Capacitive detection, energy transfer, and/or data transfer system

      
Numéro d'application 16953184
Numéro de brevet 11255701
Statut Délivré - en vigueur
Date de dépôt 2020-11-19
Date de la première publication 2021-03-11
Date d'octroi 2022-02-22
Propriétaire PRAGMATIC PRINTING LIMITED (Royaume‑Uni)
Inventeur(s) De Oliveira, Joao

Abrégé

A system is disclosed, comprising a base and at least a first moveable entity, the first moveable entity being moveable with respect to the base and positionable in at least a first position with respect to the base. The base comprises a first base electrode and a second base electrode, and the moveable entity comprises a first moveable entity electrode and a second moveable entity electrode. The electrodes are arranged such that when the moveable entity is in the first position the first base electrode and the first moveable entity electrode align to form a first capacitor and the second base electrode and second moveable entity electrode align to form a second capacitor. The first moveable entity further comprises a first resistor connecting the first moveable entity electrode to the second moveable entity electrode, and the base further comprises: signal supply means arranged to supply a time-varying electrical signal to the first base electrode; and signal detection means arranged to detect an electrical signal from the second base electrode.

Classes IPC  ?

  • G01D 5/241 - Moyens mécaniques pour le transfert de la grandeur de sortie d'un organe sensible; Moyens pour convertir la grandeur de sortie d'un organe sensible en une autre variable, lorsque la forme ou la nature de l'organe sensible n'imposent pas un moyen de conversion déterminé; Transducteurs non spécialement adaptés à une variable particulière utilisant des moyens électriques ou magnétiques influençant la valeur d'un courant ou d'une tension en faisant varier la capacité par mouvement relatif d'électrodes de condensateur

32.

ELECTRONIC CIRCUIT COMPRISING TRANSISTOR AND RESISTOR

      
Numéro d'application GB2020051987
Numéro de publication 2021/032978
Statut Délivré - en vigueur
Date de dépôt 2020-08-19
Date de publication 2021-02-25
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine
  • Downs, Peter Fergus

Abrégé

A method of manufacturing an electronic circuit (or circuit module) (100) is disclosed. The electronic circuit comprises a transistor (1) and a resistor (2), the transistor comprising a source terminal (11), a drain terminal (12), a gate terminal (13), and a first body (10) of material providing a controllable semi-conductive channel between the source and drain terminals, and the resistor comprises a first resistor terminal (21), a second resistor terminal (22), and a second body (20) of material providing a resistive current path between the first resistor terminal and the second resistor terminal. The method comprises: forming the first body (10); and forming the second body (20), wherein the first body comprises a first quantity (100) of a metal oxide and the second body comprises a second quantity (200) of said metal oxide. Corresponding electronic circuits are disclosed.

Classes IPC  ?

  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant

33.

THIN-FILM COMPONENTS FOR INTEGRATED CIRCUITS

      
Numéro d'application GB2020051990
Numéro de publication 2021/032981
Statut Délivré - en vigueur
Date de dépôt 2020-08-19
Date de publication 2021-02-25
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s) Price, Richard

Abrégé

A thin-film electronic component includes a first terminal, a second terminal, and a first current path between the first terminal and the second terminal, wherein the first current path is formed from a first segment of a first material and a first segment of a second material arranged in series between the first terminal and the second terminal.

Classes IPC  ?

  • H01L 49/02 - Dispositifs à film mince ou à film épais
  • H01C 7/00 - Résistances fixes constituées par une ou plusieurs couches ou revêtements; Résistances fixes constituées de matériau conducteur en poudre ou de matériau semi-conducteur en poudre avec ou sans matériau isolant
  • H01L 29/786 - Transistors à couche mince

34.

ELECTRONIC CIRCUITS AND CIRCUIT ELEMENTS

      
Numéro d'application GB2020051986
Numéro de publication 2021/032977
Statut Délivré - en vigueur
Date de dépôt 2020-08-19
Date de publication 2021-02-25
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine
  • Downs, Peter Fergus
  • Alkhalil, Feras
  • Chandramohan, Abhishek

Abrégé

A method of manufacturing an electronic circuit comprising a first device and at least a second device is disclosed. The first device comprises a first terminal, a second terminal, and a first body of semiconductive material providing a semiconductive path between the first and second terminals, and the second device comprises a third terminal, a fourth terminal, and a second body of material providing a resistive or semiconductive current path between the third terminal and the fourth terminal. The method comprises: forming the first body; and forming the second body, wherein the first body comprises a first quantity of a metal oxide and the second body comprises a second quantity of said metal oxide. Corresponding electronic circuits are disclosed.

Classes IPC  ?

  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 29/786 - Transistors à couche mince

35.

RESISTOR GEOMETRY

      
Numéro d'application GB2020051988
Numéro de publication 2021/032979
Statut Délivré - en vigueur
Date de dépôt 2020-08-19
Date de publication 2021-02-25
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Mann, Robert

Abrégé

A thin-film resistor and a method for fabricating a thin-film resistor are provided. The thin-film resistor comprises a first terminal, a second terminal, and a resistor body providing a resistive current path between the first terminal and the second terminal, and the method comprises depositing a first layer of conductive material onto at least one of the supporting structure and the resistor body, applying a first lithographic mask to the first layer, and etching the first layer to form the first terminal; and depositing a second layer of conductive material onto at least one of the supporting structure and the resistor body, applying a second lithographic mask to the second layer, and etching the second layer to form the second terminal, wherein the first lithographic mask is different to the second lithographic mask, and a lateral separation of the first terminal and the second terminal is less than an in-plane minimum feature size of the first and second lithographic masks

Classes IPC  ?

  • H01L 49/02 - Dispositifs à film mince ou à film épais
  • H01C 7/00 - Résistances fixes constituées par une ou plusieurs couches ou revêtements; Résistances fixes constituées de matériau conducteur en poudre ou de matériau semi-conducteur en poudre avec ou sans matériau isolant

36.

RESISTORS FOR INTEGRATED CIRCUITS

      
Numéro d'application GB2020051989
Numéro de publication 2021/032980
Statut Délivré - en vigueur
Date de dépôt 2020-08-19
Date de publication 2021-02-25
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s) Price, Richard

Abrégé

A thin-film integrated circuit comprising a first semiconductor device, a second semiconductor device, a first resistor, and a second resistor is provided. A semiconducting region of the first semiconductor device, a resistor body of the first resistor, a semiconducting region of the second semiconductor device, and a resistor body of the second resistor are formed from at least one of a first source material and a second source material, and a material of the resistor body of the first resistor and a material of the resistor body of the second resistor have different electrical properties.

Classes IPC  ?

  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant

37.

Integrated circuit on flexible substrate manufacturing process

      
Numéro d'application 16964513
Numéro de brevet 11462575
Statut Délivré - en vigueur
Date de dépôt 2019-01-30
Date de la première publication 2021-02-04
Date d'octroi 2022-10-04
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Cobb, Brian
  • Davies, Neil

Abrégé

The present invention provides processes for manufacturing a plurality of discrete integrated circuits (ICs) on a carrier, the process comprising the steps of: providing a carrier for a flexible substrate; depositing a flexible substrate of uniform thickness on said carrier; removing at least a portion of the thickness of the flexible substrate from at least a portion of the IC connecting areas to form channels in the flexible substrate and a plurality of IC substrate units spaced apart from one another on the carrier by said channels; forming an integrated circuit on at least one of the IC substrate units.

Classes IPC  ?

  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels

38.

MEASUREMENT APPARATUS

      
Numéro d'application 16977755
Statut En instance
Date de dépôt 2019-03-05
Date de la première publication 2021-01-07
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Cobb, Brian Hardy
  • De Oliveira, Joao
  • Clark, Thomas
  • Williamson, Kenneth David

Abrégé

Measurement apparatus, for generating a first output signal indicative of a measurand, comprises: a first oscillator circuit and a second oscillator circuit, each oscillator circuit being arranged to generate a respective oscillating output signal and comprising at least a respective first component having a property determining a respective output frequency of the respective oscillating output signal; a sensor for sensing said measurand, the sensor comprising said first component of the first oscillator circuit, said property of said first component of the first oscillator circuit being dependent upon said measurand; and circuitry arranged to receive said oscillating output signals and generate said first output signal, said first output signal being indicative of a number of cycles of one of the first and second oscillating output signals in a time period determined by a period of the other of said first and second oscillating output signals.

Classes IPC  ?

  • G01K 7/24 - Mesure de la température basée sur l'utilisation d'éléments électriques ou magnétiques directement sensibles à la chaleur utilisant des éléments résistifs l'élément étant une résistance non linéaire, p.ex. une thermistance dans un circuit spécialement adapté, p.ex. un circuit en pont
  • G01L 1/14 - Mesure des forces ou des contraintes, en général en mesurant les variations de la capacité ou de l'inductance des éléments électriques, p.ex. en mesurant les variations de fréquence des oscillateurs électriques
  • G01N 27/12 - Recherche ou analyse des matériaux par l'emploi de moyens électriques, électrochimiques ou magnétiques en recherchant l'impédance en recherchant la résistance d'un corps solide dépendant de la réaction avec un fluide
  • G01N 27/22 - Recherche ou analyse des matériaux par l'emploi de moyens électriques, électrochimiques ou magnétiques en recherchant l'impédance en recherchant la capacité
  • G01K 7/34 - Mesure de la température basée sur l'utilisation d'éléments électriques ou magnétiques directement sensibles à la chaleur utilisant des éléments capacitifs
  • G01L 1/22 - Mesure des forces ou des contraintes, en général en faisant usage des cellules électrocinétiques, c. à d. des cellules contenant un liquide, dans lesquelles un potentiel électrique est produit ou modifié par l'application d'une contrainte en utilisant des jauges de contrainte à résistance

39.

FLEXIBLE ELECTRONIC STRUCTURE

      
Numéro d'application GB2020051219
Numéro de publication 2020/234581
Statut Délivré - en vigueur
Date de dépôt 2020-05-19
Date de publication 2020-11-26
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Cobb, Brian
  • Price, Richard

Abrégé

There is provided a flexible electronic structure for bonding with an external circuit, comprising a flexible substrate, having a first surface, configured for bonding with the external circuit, and an opposing second surface, configured for engagement with a bonding tool, comprising at least one electronic component; at least one contact member, operatively coupled with said at least one electronic component and provided at said first surface of said flexible substrate, and adapted to operably interface with the external circuit after bonding, and at least one shield member, provided at said first surface so as to shieldingly overlap at least a portion of said at least one electronic component, adapted to withstand a predetermined pressure applied to said first surface and/or said opposing second surface during bonding with the external circuit.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière
  • H01L 23/64 - Dispositions relatives à l'impédance

40.

FLEXIBLE ELECTRONIC STRUCTURE

      
Numéro d'application GB2020051221
Numéro de publication 2020/234582
Statut Délivré - en vigueur
Date de dépôt 2020-05-19
Date de publication 2020-11-26
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Cobb, Brian
  • Price, Richard

Abrégé

There is provided a flexible electronic structure for bonding with an external circuit. The flexible electronic structure comprising: a flexible body having a first surface, the flexible body comprising at least one electronic component; at least one contact element configured to bond with the external circuit, the at least one contact element operatively coupled with the at least one electronic component and provided at the first surface of the flexible body, and arranged to operably interface with the external circuit after bonding, and at least one support element provided at the first surface of the flexible body, each support element arranged to contact a corresponding surface element disposed on a first surface of an external structure comprising the external circuit.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/64 - Dispositions relatives à l'impédance
  • H01L 23/552 - Protection contre les radiations, p.ex. la lumière

41.

METHOD OF FABRICATING A CONDUCTIVE LAYER ON AN IC USING NON-LITHOGRAPHIC FABRICATION TECHNIQUES

      
Numéro d'application GB2020051222
Numéro de publication 2020/234583
Statut Délivré - en vigueur
Date de dépôt 2020-05-19
Date de publication 2020-11-26
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Williamson, Ken
  • Price, Richard

Abrégé

A method for fabricating a thin-film integrated circuit, IC, including a plurality of electronic components, the method comprising: forming, using a first fabrication technique, the plurality of electronic components, and forming, using a second fabrication technique, a conductive layer on the plurality of electronic components to form a redistribution layer, RDL, wherein the first fabrication technique includes photolithographic patterning, and the first fabrication technique is different to the second fabrication technique.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/64 - Dispositions relatives à l'impédance

42.

Multi-step integrated circuit handling process and apparatus

      
Numéro d'application 16641720
Numéro de brevet 11659669
Statut Délivré - en vigueur
Date de dépôt 2018-08-16
Date de la première publication 2020-11-12
Date d'octroi 2023-05-23
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Devenport, Stephen
  • Cobb, Brian

Abrégé

One exemplary aspect relates to a process and apparatus for selectively changing adhesion strength between a flexible substrate and a carrier at specific locations to facilitate shipping and subsequent removal of the flexible substrate from the carrier. The process includes providing a flexible substrate comprising a plurality of integrated circuits thereon providing a carrier for the flexible substrate and adhering the flexible substrate to the carrier by creating an interface between the flexible substrate and the carrier. The process further includes changing the adhesion force between the flexible substrate and the carrier at selected locations by non-uniform treatment of the interface between the flexible substrate and the carrier with an electromagnetic radiation source (e.g. a laser, flashlamp, high powered LED, an infrared radiation source or the like) so as to decrease or increase the adhesion force between a portion of the flexible substrate and the carrier at the selected location.

Classes IPC  ?

  • H05K 3/46 - Fabrication de circuits multi-couches
  • H05K 3/36 - Assemblage de circuits imprimés avec d'autres circuits imprimés
  • B29C 65/14 - Assemblage d'éléments préformés; Appareils à cet effet par chauffage, avec ou sans pressage par énergie ondulatoire ou rayonnement corpusculaire
  • B29L 31/34 - Appareils électriques, p.ex. bougies ou leurs parties constitutives

43.

Schottky diode

      
Numéro d'application 16771400
Numéro de brevet 11637210
Statut Délivré - en vigueur
Date de dépôt 2018-12-11
Date de la première publication 2020-11-05
Date d'octroi 2023-04-25
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Alkhalil, Feras
  • Price, Richard
  • Cobb, Brian

Abrégé

A Schottky diode comprises: a first electrode; a second electrode; and a body of semiconductive material connected to the first electrode at a first interface and connected to the second electrode at a second interface, wherein the first interface comprises a first planar region lying in a first plane and the first electrode has a first projection onto the first plane in a first direction normal to the first plane, the second interface comprises a second planar region lying in a second plane and the second electrode has a second projection onto the first plane in said first direction, at least a portion of the second projection lies outside the first projection, said second planar region is offset from the first planar region in said first direction, and one of the first interface and the second interface provides a Schottky contact.

Classes IPC  ?

  • H01L 29/872 - Diodes Schottky
  • H01L 27/06 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant une pluralité de composants individuels dans une configuration non répétitive
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 29/47 - Electrodes à barrière de Schottky
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/786 - Transistors à couche mince
  • H01L 51/05 - Dispositifs à l'état solide qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives spécialement adaptés au redressement, à l'amplification, à la génération d'oscillations ou à la commutation et ayant au moins une barrière de potentiel ou une barrière de surface; Condensateurs ou résistances à l'état solide, ayant au moins une barrière de potentiel ou une barrière de surface
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/20 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des composés AIIIBV
  • H01L 29/22 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des composés AIIBVI
  • H01L 29/24 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des matériaux semi-conducteurs inorganiques non couverts par les groupes , ,  ou

44.

AN OSCILLATOR WITH IMPROVED FREQUENCY STABILITY

      
Numéro d'application GB2020051001
Numéro de publication 2020/217055
Statut Délivré - en vigueur
Date de dépôt 2020-04-22
Date de publication 2020-10-29
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s) Sou, Anthony

Abrégé

There is provided an oscillator, having an input terminal (In) and an output terminal (Out), comprising a first signal delay circuit (104a- d), having a first voltage response characteristic, configured to provide a predetermined first propagation delay; a second signal delay circuit (104e, 108, 110), having a second voltage response characteristic that is inversely correlated to said first voltage response characteristic, operatively coupled with said first signal delay circuit and configured to provide a predetermined second propagation delay, and wherein said predetermined first propagation delay and said predetermined second propagation delay are temporally matched, so as to generate an oscillating output signal (Out) of a predetermined frequency.

Classes IPC  ?

  • H03K 3/011 - Modifications du générateur pour compenser les variations de valeurs physiques, p.ex. tension, température
  • H03K 3/03 - Circuits astables

45.

AN ANALOGUE-TO-DIGITAL CONVERTER (ADC)

      
Numéro d'application GB2020050685
Numéro de publication 2020/208333
Statut Délivré - en vigueur
Date de dépôt 2020-03-17
Date de publication 2020-10-15
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Sou, Antony
  • Bratt, Adrian

Abrégé

There is provided a dual-slope analog-to-digital converter (ADC), comprising an input signal terminal, configured to provide an analog signal, and a reference signal terminal, configured to provide a predetermined reference signal. The ADC further comprises an integrator, that is operatively coupled to said input signal terminal and said reference signal terminal via a first switch unit, said first switch unit being configured to selectively connect and disconnect said integrator to and from any one of said input signal terminal and said reference signal terminal. In addition, a voltage supply is operatively coupled to said integrator and configured to selectively provide at least one first supply voltage to said integrator via a second switch unit, a comparator is operatively coupled to an output of said integrator at a first comparator input and a predetermined threshold voltage at a second comparator input, configured to provide an actuation signal at a comparator output in accordance with a predetermined comparator logic, and a controller is adapted to control any one of said first switch unit and said second switch unit. The ADC is further adapted to provide a first voltage to said integrator from said voltage supply, so as to integrate over a first time period a first current corresponding to one of said reference signal and said analog signal, and, following said first time period, to provide a second voltage to said integrator from said voltage supply, so as to integrate over a second time period a second current corresponding to the other one of said reference signal and said analog signal, in order to generate a digital output signal corresponding to said analog signal, and wherein said first current and said second current flow in the same direction during respective said first time period and said second time period.

Classes IPC  ?

  • H03M 1/52 - Intégration du signal d'entrée avec retour linéaire au niveau de référence

46.

FLEXIBLE INTERPOSER

      
Numéro d'application EP2020052511
Numéro de publication 2020/161027
Statut Délivré - en vigueur
Date de dépôt 2020-01-31
Date de publication 2020-08-13
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Cobb, Brian
  • White, Scott
  • Williamson, Ken
  • Sou, Anthony
  • Ramsdale, Catherine
  • Mann, Rob
  • Davies, Neil
  • Oliveira, Joao De
  • Ewers, Gillian
  • Boulanger, Pascaline
  • Price, Richard

Abrégé

The present invention provides for an interposer subassembly that is suitable for an electronic system having at least one integrated circuit (1C) component. The interposer subassembly comprises a flexible base layer, having a first surface and an opposing second surface, at least one active electronic circuit component, operatively integrated within said flexible base layer, and at least one first patterned contact layer, provided on any one of said first surface and said second surface of said flexible base layer and which is configured to operably interface with said at least one active electronic circuit component and the at least one 1C component.

Classes IPC  ?

  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 23/498 - Connexions électriques sur des substrats isolants

47.

Methods for manufacturing a plurality of electronic circuits

      
Numéro d'application 16643642
Numéro de brevet 11406023
Statut Délivré - en vigueur
Date de dépôt 2018-08-16
Date de la première publication 2020-07-02
Date d'octroi 2022-08-02
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Devenport, Stephen
  • Cobb, Brian

Abrégé

transferring the flexible first structure, comprising the electronic circuits, between the heated surface and the opposing surface such that the adhesive is cured by application of heat and pressure from the heated surface and the opposing surface thereby adhering the IC onto the respective first portion.

Classes IPC  ?

  • H05K 3/36 - Assemblage de circuits imprimés avec d'autres circuits imprimés
  • H05K 3/00 - Appareils ou procédés pour la fabrication de circuits imprimés
  • H05K 3/32 - Connexions électriques des composants électriques ou des fils à des circuits imprimés

48.

Secure RFID tag identification

      
Numéro d'application 16646008
Numéro de brevet 11477177
Statut Délivré - en vigueur
Date de dépôt 2018-09-11
Date de la première publication 2020-07-02
Date d'octroi 2022-10-18
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Cobb, Brian
  • White, Scott

Abrégé

A method, apparatus and system for secure one-way RFID tag identifications provided. The method comprising generating, at an RFID tag, an auxiliary identifier; generating, at an RFID tag, a secure representation based on the auxiliary identifier; transmitting, from the RFID tag and receiving at an RFID reader, one or more representations of the auxiliary identifier and the tag identifier including the secure representation; and verifying the identity of the RFID tag based on the received representations.

Classes IPC  ?

  • H04L 9/40 - Protocoles réseaux de sécurité
  • H04L 9/08 - Répartition de clés
  • H04L 9/32 - Dispositions pour les communications secrètes ou protégées; Protocoles réseaux de sécurité comprenant des moyens pour vérifier l'identité ou l'autorisation d'un utilisateur du système
  • H04W 12/47 - Dispositions de sécurité utilisant des modules d’identité utilisant la communication en champ proche [NFC] ou des modules d’identification par radiofréquence [RFID]

49.

AN RFID SYSTEM WITH IMPROVED SIGNAL TRANSMISSION CHARACTERISTICS

      
Numéro d'application GB2019053409
Numéro de publication 2020/128424
Statut Délivré - en vigueur
Date de dépôt 2019-12-03
Date de publication 2020-06-25
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s) De Oliveira, Joao

Abrégé

A RFID (Radio Frequency Identification) system is provided, comprising at least one tag assembly having at least one tag inductance element that is operatively coupled to an integrated circuit (IC). The RFID system further comprises at least one reader assembly having at least one reader inductance element that is configured to operatively and communicatively couple with the tag assembly, and a resonance assembly having at least one first resonance element that is inductively couple able to the at least one tag inductance element and/or at least one second resonance element that is inductively couple able to the at least one reader inductance element, and which is adapted to provide coupled magnetic resonance signal transmission between the reader assembly and the tag assembly.

Classes IPC  ?

  • G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire
  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré

50.

A MULTI-PROTOCOL RFID TAG AND SYSTEM

      
Numéro d'application GB2019053410
Numéro de publication 2020/128425
Statut Délivré - en vigueur
Date de dépôt 2019-12-03
Date de publication 2020-06-25
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Cobb, Brian Hardy
  • White, Scott

Abrégé

inter alia inter alia, an antenna member for transmitting and/or receiving an RFID signal, and at least one integrated circuit (1C) for processing the RFID signal and which is configured to communicate, alternatingly and sequentially in time, a first signal transmission and at least one second signal transmission, each defined by a plurality of predetermined signal transmission parameters, to the at least one RFI D reader assembly, utilising time-division multiplexing, wherein the at least one first signal transmission differs from the at least one second signal transmission in at least one of said plurality of predetermined signal transmission parameters.

Classes IPC  ?

  • G06K 19/07 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré

51.

Capacitive detection, energy transfer, and/or data transfer system

      
Numéro d'application 16725251
Numéro de brevet 10871383
Statut Délivré - en vigueur
Date de dépôt 2019-12-23
Date de la première publication 2020-06-25
Date d'octroi 2020-12-22
Propriétaire PRAGMATIC PRINTING LIMITED (Royaume‑Uni)
Inventeur(s) De Oliveira, Joao

Abrégé

A system is disclosed, comprising a base and at least a first moveable entity, the first moveable entity being moveable with respect to the base and positionable in at least a first position with respect to the base. The base comprises a first base electrode and a second base electrode, and the movable entity comprises a first moveable entity electrode and a second moveable entity electrode. The electrodes are arranged such that when the moveable entity is in the first position the first base electrode and the first moveable entity electrode align to form a first capacitor and the second base electrode and second moveable entity electrode align to form a second capacitor. The first moveable entity further comprises a first resistor connecting the first moveable entity electrode to the second moveable entity electrode, and the base further comprises: signal supply means arranged to supply a time-varying electrical signal to the first base electrode; and signal detection means arranged to detect an electrical signal from the second base electrode.

Classes IPC  ?

  • G01D 5/241 - Moyens mécaniques pour le transfert de la grandeur de sortie d'un organe sensible; Moyens pour convertir la grandeur de sortie d'un organe sensible en une autre variable, lorsque la forme ou la nature de l'organe sensible n'imposent pas un moyen de conversion déterminé; Transducteurs non spécialement adaptés à une variable particulière utilisant des moyens électriques ou magnétiques influençant la valeur d'un courant ou d'une tension en faisant varier la capacité par mouvement relatif d'électrodes de condensateur

52.

Apparatus and method for manufacturing plurality of electronic circuits

      
Numéro d'application 16621387
Numéro de brevet 11177145
Statut Délivré - en vigueur
Date de dépôt 2018-06-18
Date de la première publication 2020-06-04
Date d'octroi 2021-11-16
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Davies, Neil
  • Price, Richard
  • Devenport, Stephen
  • Speakman, Stuart

Abrégé

A method of manufacturing a plurality of electronic circuits is disclosed. Each electronic circuit comprises a respective first portion, comprising a respective group of contact pads, and a respective integrated circuit, IC, comprising a respective group of terminals and mounted on the respective group of contact pads with each terminal in electrical contact with a respective contact pad. The method comprises: providing a first structure comprising the plurality of first portions; providing a second structure comprising the plurality of ICs and a common support arranged to support the plurality of ICs; transferring said ICs from the common support onto a first roller having a removable surface portion; and transferring said ICs from the first roller onto the first structure such that each group of terminals is mounted on a respective group of contact pads.

Classes IPC  ?

  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

53.

ELECTRONIC CIRCUIT AND METHOD OF MANUFACTURE

      
Numéro d'application GB2019052524
Numéro de publication 2020/053574
Statut Délivré - en vigueur
Date de dépôt 2019-09-10
Date de publication 2020-03-19
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s) Cobb, Brian

Abrégé

An electronic circuit is described, comprising: a first power rail; a second power rail; and a field effect transistor, FET, the FET comprising: a first terminal coupled directly or indirectly to the first power rail; a second terminal coupled directly or indirectly to the second power rail; a channel of semiconductive material connecting the first terminal to the second terminal; a gate terminal to which a voltage may be applied to control a conductivity of the channel, the channel providing a conduction path from the first terminal to the second terminal; and a gate dielectric arranged to insulate the gate terminal from the channel. The circuit further comprises a layer or other body of dielectric material, the gate dielectric being a first portion of the layer or other body of dielectric material. The first power rail comprises a first rail portion arranged on a first side of a second portion of the layer or other body of dielectric material, and the second power rail comprises a second rail portion arranged on a second side of the second portion of the layer or other body of dielectric material, the second side being opposite the first side. The second portion of the layer or other body of dielectric material separates the first and second rail portions and with the first and second rail portions provides a capacitance to the circuit.

Classes IPC  ?

  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant

54.

PROFILED THERMODE

      
Numéro d'application GB2019052134
Numéro de publication 2020/039164
Statut Délivré - en vigueur
Date de dépôt 2019-07-30
Date de publication 2020-02-27
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Davies, Neil
  • Devenport, Stephen
  • Price, Richard

Abrégé

The invention relates to a thermode for connecting at least two components, comprising a tip having a body portion with at least two contact surface portions connected to and spaced apart from one another by a recess configured to receive a portion of one of the at least two components; and a support portion having at least one supporting surface portion configured to support a further component (being the other of the at least two components, wherein the contact surface portions and the supporting surface portion are configured to receive the at least two components between them and wherein one or both of the contact surface portions and the supporting surface portion are moveable relative to and towards one another to exert heat and/or pressure on the at least two components located between the contact surface portions and the supporting portion.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H05K 3/32 - Connexions électriques des composants électriques ou des fils à des circuits imprimés
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants

55.

CAPACITIVELY COUPLED RFID COMMUNICATION

      
Numéro d'application GB2019052229
Numéro de publication 2020/035663
Statut Délivré - en vigueur
Date de dépôt 2019-08-08
Date de publication 2020-02-20
Propriétaire PRAGMATIC PRINTING LIMITED (Royaume‑Uni)
Inventeur(s)
  • De Oliveira, Joao
  • Cobb, Brian
  • Clark, Thomas

Abrégé

An RFID tag for capacitively coupled RFID communication with an RFID reader. The RFID tag comprising an integrated circuit (IC), the IC including a first RFID tag electrode arranged to capacitively couple with a first electrode of the RFID reader to form a first capacitor, and a second RFID tag electrode arranged to capacitively couple with a second electrode of the RFID reader to form a second capacitor when the RFID tag is in a first position relative to the RFID reader; power supply circuitry configured to extract power from a first time-varying signal received from the RFID reader via at least one of the first RFID tag electrode and the second RFID tag electrode, and supply the extracted power to circuitry of the RFID tag; and data transmission circuitry configured to receive the extracted power from the power supply circuitry, and transmit data to the RFID reader via at least one of the first RFID tag electrode and the second RFID tag electrode.

Classes IPC  ?

  • G06K 19/077 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré - Détails de structure, p.ex. montage de circuits dans le support
  • G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire

56.

Methods of manufacturing electronic structures

      
Numéro d'application 16497636
Numéro de brevet 11004875
Statut Délivré - en vigueur
Date de dépôt 2018-03-27
Date de la première publication 2020-01-30
Date d'octroi 2021-05-11
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine
  • Cobb, Brian Hardy
  • Alkhalil, Feras

Abrégé

A structure is disclosed, comprising: a first field effect transistor, FET, comprising a first source terminal, a first drain terminal, a first layer or body of semiconductive material arranged to provide a first semiconductive channel connecting the first source terminal to the first drain terminal, and a gate terminal arranged with respect to the first semiconductive channel such that a conductivity of the first semiconductive channel may be controlled by application of a voltage to the gate terminal; and a second FET comprising a second source terminal, a second drain terminal, a second layer or body of semiconductive material arranged to provide a second semiconductive channel connecting the second source terminal to the second drain terminal, and the gate terminal, the second conductive channel being arranged with respect to the gate terminal such that a conductivity of the second channel may be controlled by application of a voltage to the gate terminal. Methods of manufacturing such structures are also disclosed.

Classes IPC  ?

  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/027 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p.ex. condensation
  • H01L 21/306 - Traitement chimique ou électrique, p.ex. gravure électrolytique
  • H01L 21/3213 - Gravure physique ou chimique des couches, p.ex. pour produire une couche avec une configuration donnée à partir d'une couche étendue déposée au préalable
  • H01L 29/40 - Electrodes
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter

57.

AND GATES AND CLOCK DIVIDERS

      
Numéro d'application GB2019051346
Numéro de publication 2019/220123
Statut Délivré - en vigueur
Date de dépôt 2019-05-16
Date de publication 2019-11-21
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s) De Oliveira, Joao

Abrégé

An AND gate comprises:a first input;a second input;an output; and a plurality of field effect transistors, FETs, each having a respective first terminal, a respective second terminal, and a respective gate terminal to which a voltage may be applied to control a conductivity of a respective channel between the respective first terminal and the respective second terminal. The plurality of FETs comprises: a first FET having its first terminal directly connected to the first input, its second terminal directly connected to the output, and its gate terminal directly connected to the second input; a second FET having its first terminal directly connected to the first input, its second terminal directly connected to the output, and its gate terminal directly connected to the output; and a third FET having its first terminal directly connected to the second input, its second terminal directly connected to the output, and its gate terminal directly connected to the output. Also disclosed is a clock divider stage for receiving a first clock signal oscillating at a first frequency and a second clock signal, the second clock signal being an inversion of the first clock signal, and generating a first output clock signal oscillating at half of the first frequency.

Classes IPC  ?

  • H03K 3/012 - Modifications du générateur pour améliorer le temps de réponse ou pour diminuer la consommation d'énergie
  • H03K 19/094 - Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion utilisant des éléments spécifiés utilisant des dispositifs à semi-conducteurs utilisant des transistors à effet de champ
  • H03K 19/0944 - Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion utilisant des éléments spécifiés utilisant des dispositifs à semi-conducteurs utilisant des transistors à effet de champ utilisant des transistors MOSFET

58.

MEASUREMENT APPARATUS

      
Numéro d'application GB2019050607
Numéro de publication 2019/171041
Statut Délivré - en vigueur
Date de dépôt 2019-03-05
Date de publication 2019-09-12
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Cobb, Brian Hardy
  • De Oliveira, Joao
  • Clark, Thomas
  • Williamson, Kenneth David

Abrégé

Measurement apparatus, for generating a first output signal indicative of a measurand, comprises: a first oscillator circuit and a second oscillator circuit, each oscillator circuit being arranged to generate a respective oscillating output signal and comprising at least a respective first component having a property determining a respective output frequency of the respective oscillating output signal; a sensor for sensing said measurand, the sensor comprising said first component of the first oscillator circuit, said property of said first component of the first oscillator circuit being dependent upon said measurand; and circuitry arranged to receive said oscillating output signals and generate said first output signal, said first output signal being indicative of a number of cycles of one of the first and second oscillating output signals in a time period determined by a period of the other of said first and second oscillating output signals.

Classes IPC  ?

  • H03M 1/60 - Convertisseurs analogiques/numériques avec conversion intermédiaire en fréquence d'impulsions

59.

INTEGRATED CIRCUIT ON FLEXIBLE SUBSTRAT MANUFACTURING PROCESS

      
Numéro d'application GB2019050243
Numéro de publication 2019/150093
Statut Délivré - en vigueur
Date de dépôt 2019-01-30
Date de publication 2019-08-08
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Cobb, Brian
  • Davies, Neil

Abrégé

The present invention provides processes for manufacturing a plurality of discrete integrated circuits (ICs) on a carrier, the process comprising the steps of: providing a carrier for a flexible substrate; depositing a flexible substrate of uniform thickness on said carrier; removing at least a portion of the thickness of the flexible substrate from at least a portion of the IC connecting areas to form channels in the flexible substrate and a plurality of IC substrate units spaced apart from one another on the carrier by said channels; forming an integrated circuit on at least one of the IC substrate units.

Classes IPC  ?

  • H01L 51/00 - Dispositifs à l'état solide qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels

60.

SYSTEM AND METHOD FOR MANUFACTURING PLURALITY OF INTEGRATED CIRCUITS

      
Numéro d'application GB2019050250
Numéro de publication 2019/150100
Statut Délivré - en vigueur
Date de dépôt 2019-01-30
Date de publication 2019-08-08
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard David
  • Davies, Neil
  • White, Scott
  • Van Den Heever, Thomas Stanley
  • Williamson, Kenneth David
  • Green, Nathaniel James

Abrégé

The invention relates to a system for manufacturing a plurality of integrated circuits, IC, mounted on a common support, the system comprising: an input station configured (adapted, arranged) to receive at least one common support; an output station configured (adapted, arranged) to receive at least one common support having a plurality of integrated circuits formed thereon; a plurality of processing modules each module being operable (configured, arranged, adapted) to perform at least one of the processing steps (e.g. deposition, patterning, etching) for forming an integrated circuit on the common support; a transfer means operable (configured, arranged, adapted) to transfer the at least one common support from the input station to the output station and to one or more of the processing modules therebetween; control means (e.g. a control system, or at least one controller, control unit, or control module) operable to direct the at least one common support from the input station to the output station through one or more of the plurality of processing modules according to at least one processing protocol comprising a selected one of a plurality of changeable pre-programmed protocols; the control means being operable to direct the movement of a common support from the input station to the output station and through one or more of the processing modules independently of any other common support. The invention also relates to a method for manufacturing a plurality of integrated circuits, IC, mounted on a common support.

Classes IPC  ?

  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01L 21/677 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le transport, p.ex. entre différents postes de travail

61.

Comparator

      
Numéro d'application 16292961
Numéro de brevet 10812059
Statut Délivré - en vigueur
Date de dépôt 2019-03-05
Date de la première publication 2019-06-27
Date d'octroi 2020-10-20
Propriétaire Pragmatic Printing LTD (Royaume‑Uni)
Inventeur(s) De Oliveira, Joao

Abrégé

A comparator is disclosed, for comparing a first input voltage with a second input voltage and generating a corresponding output voltage. The comparator includes a follower stage coupled to a first supply rail and a second supply rail, a follower stage input terminal for the second input voltage, and a follower stage output terminal. The comparator also includes an inverter stage comprising a first inverter stage supply terminal coupled to the first supply rail, a second inverter stage supply terminal coupled to the follower stage output terminal, an inverter stage input terminal for the first input voltage, and an inverter stage output terminal for providing an inverter stage output voltage having a first range. A signal conditioning means is coupled to the inverter stage output terminal and generates a comparator output voltage at a comparator output terminal having a second range larger than the first range.

Classes IPC  ?

  • H03K 5/24 - Circuits présentant plusieurs entrées et une sortie pour comparer des impulsions ou des trains d'impulsions entre eux en ce qui concerne certaines caractéristiques du signal d'entrée, p.ex. la pente, l'intégrale la caractéristique étant l'amplitude
  • H03K 19/094 - Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion utilisant des éléments spécifiés utilisant des dispositifs à semi-conducteurs utilisant des transistors à effet de champ

62.

SCHOTTKY DIODE

      
Numéro d'application GB2018053588
Numéro de publication 2019/116020
Statut Délivré - en vigueur
Date de dépôt 2018-12-11
Date de publication 2019-06-20
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Alkhalil, Feras
  • Price, Richard
  • Cobb, Brian

Abrégé

A Schottky diode comprises:a first electrode;a second electrode; and a body of semiconductive material connected to the first electrode at a first interface and connected to the second electrode at a second interface,wherein the first interface comprises a first planar region lying in a first plane and the first electrode has a first projection onto the first plane in a first direction normal to the first plane, the second interface comprises a second planar region lying in a second plane and the second electrode has a second projection onto the first plane in said first direction, at least a portion of the second projection lies outside the first projection, said second planar region is offset from the first planar region in said first direction, and one of the first interface and the second interface provides a Schottky contact.

Classes IPC  ?

  • H01L 29/872 - Diodes Schottky
  • H01L 21/329 - Procédés comportant plusieurs étapes pour la fabrication de dispositifs du type bipolaire, p.ex. diodes, transistors, thyristors les dispositifs comportant une ou deux électrodes, p.ex. diodes
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 29/47 - Electrodes à barrière de Schottky
  • H01L 51/05 - Dispositifs à l'état solide qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives spécialement adaptés au redressement, à l'amplification, à la génération d'oscillations ou à la commutation et ayant au moins une barrière de potentiel ou une barrière de surface; Condensateurs ou résistances à l'état solide, ayant au moins une barrière de potentiel ou une barrière de surface
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/20 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des composés AIIIBV
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/24 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des matériaux semi-conducteurs inorganiques non couverts par les groupes , ,  ou
  • H01L 29/22 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des composés AIIBVI

63.

Electronic circuit and data storage system

      
Numéro d'application 16233351
Numéro de brevet 10622068
Statut Délivré - en vigueur
Date de dépôt 2018-12-27
Date de la première publication 2019-05-02
Date d'octroi 2020-04-14
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine

Abrégé

A method of manufacturing an electronic circuit comprises: providing an electronic circuit having a first configuration in which the circuit comprises a resistive element having a first resistance, and irradiating at least a part of the resistive element with electromagnetic radiation to change the resistance of the resistive element from the first resistance to a second resistance, the second resistance being lower than the first resistance. A method of storing data comprises: receiving a piece of data to be stored; determining a number according to the data; and irradiating at least part of a resistive element with that number of pulses of electromagnetic radiation to change a resistance of the resistive element from a first resistance to a second resistance, the second resistance being lower than the first resistance. A difference between the first resistance and the second resistance is dependent on the number. Corresponding circuits and data storage systems are disclosed.

Classes IPC  ?

  • G11C 13/04 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage non couverts par les groupes , ou utilisant des éléments optiques
  • G11B 11/12 - Enregistrement sur, ou reproduction depuis le même support d'enregistrement, dans lesquels, pour ces deux opérations, les procédés ou les moyens sont couverts par différents groupes principaux des groupes ou par différents sous-groupes du groupe ; Supports d'enregistrement correspondants utilisant l'enregistrement par des moyens optiques
  • G11C 11/56 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliers; Eléments d'emmagasinage correspondants utilisant des éléments d'emmagasinage comportant plus de deux états stables représentés par des échelons, p.ex. de tension, de courant, de phase, de fréquence
  • G11C 13/00 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage non couverts par les groupes , ou
  • G11B 9/04 - Enregistrement ou reproduction par un procédé ou des moyens non couverts par un des groupes principaux ; Supports d'enregistrement correspondants utilisant des supports d'enregistrement ayant une résistance électrique variable; Supports d'enregistrement correspondants
  • G11B 11/08 - Enregistrement sur, ou reproduction depuis le même support d'enregistrement, dans lesquels, pour ces deux opérations, les procédés ou les moyens sont couverts par différents groupes principaux des groupes ou par différents sous-groupes du groupe ; Supports d'enregistrement correspondants utilisant l'enregistrement par charge électrique ou par variation de résistance électrique ou de capacité
  • H01L 45/00 - Dispositifs à l'état solide spécialement adaptés pour le redressement, l'amplification, la production d'oscillations ou la commutation, sans barrière de potentiel ni barrière de surface, p.ex. triodes diélectriques; Dispositifs à effet Ovshinsky; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de ces dispositifs ou de leurs parties constitutives
  • H01C 17/242 - Appareils ou procédés spécialement adaptés à la fabrication de résistances adaptés pour ajuster la valeur de la résistance en supprimant ou en ajoutant du matériau résistif par laser

64.

SECURE RFID TAG IDENTIFICATION

      
Numéro d'application GB2018052577
Numéro de publication 2019/048892
Statut Délivré - en vigueur
Date de dépôt 2018-09-11
Date de publication 2019-03-14
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Cobb, Brian
  • White, Scott

Abrégé

A method, apparatus and system for secure one-way RFID tag identifications provided. The method comprising generating, at an RFID tag, an auxiliary identifier; generating, at an RFID tag, a secure representation based on the auxiliary identifier; transmitting, from the RFID tag and receiving at an RFID reader, one or more representations of the auxiliary identifier and the tag identifier including the secure representation; and verifying the identity of the RFID tag based on the received representations.

Classes IPC  ?

  • H04W 12/06 - Authentification
  • H04L 9/32 - Dispositions pour les communications secrètes ou protégées; Protocoles réseaux de sécurité comprenant des moyens pour vérifier l'identité ou l'autorisation d'un utilisateur du système

65.

INTEGRATED CIRCUIT HANDLING PROCESS AND APPARATUS

      
Numéro d'application GB2018052326
Numéro de publication 2019/043354
Statut Délivré - en vigueur
Date de dépôt 2018-08-16
Date de publication 2019-03-07
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Devenport, Stephen
  • Cobb, Brian Hardy

Abrégé

The invention relates to a process and apparatus for selectively changing adhesion strength between a flexible substrate and a carrier at specific locations in order to facilitate shipping and subsequent removal of the flexible substrate from the carrier, the process comprising the steps of: providing a flexible substrate comprising a plurality of integrated circuits thereon; providing a carrier for the flexible substrate and adhering the flexible substrate to the carrier by creating an interface between the flexible substrate and the carrier; changing the adhesion force between the flexible substrate and the carrier at selected locations by non-uniform treatment of the interface between the flexible substrate and the carrier with an electromagnetic radiation source (e.g. a laser, flashlamp, high powered LED, an infrared radiation source or the like) so as to decrease or increase the adhesion force between a portion of the flexible substrate and the carrier at the selected location.

Classes IPC  ?

  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension

66.

METHODS AND APPARATUS FOR MANUFACTURING A PLURALITY OF ELECTRONIC CIRCUITS

      
Numéro d'application GB2018052327
Numéro de publication 2019/043355
Statut Délivré - en vigueur
Date de dépôt 2018-08-16
Date de publication 2019-03-07
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Devenport, Stephen
  • Cobb, Brian

Abrégé

The present invention relates to a method and apparatus for manufacturing a plurality of electronic circuits (7), each electronic circuit (7) comprising a respective flexible first portion (5), comprising a respective group of contact pads (contacts) (35), and a respective flexible electronic component (a flexible integrated circuit, IC) (3), comprising a respective group of terminals (37) and mounted on the respective group of contact pads (35) with each terminal (37) in electrical contact with a respective contact pad (35), the method comprising: • providing (e.g. manufacturing) a flexible first structure (flexible substrate) (15), e.g. a flexible web, comprising the plurality of flexible first portions (5); • providing (e.g. manufacturing) a second structure comprising the plurality of flexible ICs (3) and a common support (11) arranged to support the plurality of flexible ICs (3); • dispensing an adhesive (9) onto the flexible first structure (15) and/ or onto the flexible ICs (3); • transferring said flexible ICs (3) from the common support (11) onto the flexible first structure (15) such that each group of terminals (37) is mounted on (brought into electrical contact with) a respective group of contact pads (35) to form an electronic circuit (7), • providing a heated surface (23a) and an opposing surface (23b, 117) (a pair of nip rollers (17a, 17b) or a roller (17a) and a planar surface (117)) together having a gap (19) therebetween, • transferring the flexible first structure (15), comprising the electronic circuits (7), between the heated surface (23a) and the opposing surface (23b, 117) such that the adhesive (9) is cured by application of heat and pressure from the heated surface (23a) and the opposing surface (23b, 117), thereby adhering the IC (3) onto the respective first portion (5). A silicone paper layer (26) may be located between the electronic circuits (7) and the heated surface (23a) to protect the heated surface (23a) from fouling with excess adhesive.

Classes IPC  ?

  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01L 21/60 - Fixation des fils de connexion ou d'autres pièces conductrices, devant servir à conduire le courant vers le ou hors du dispositif pendant son fonctionnement
  • H01L 21/68 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le positionnement, l'orientation ou l'alignement

67.

Apparatus and method for manufacturing plurality of electronic circuits

      
Numéro d'application 16075829
Numéro de brevet 10811383
Statut Délivré - en vigueur
Date de dépôt 2017-02-09
Date de la première publication 2019-02-28
Date d'octroi 2020-10-20
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Davies, Neil
  • Price, Richard David
  • Devenport, Stephen
  • Speakman, Stuart Philip

Abrégé

A method of manufacturing a plurality of electronic circuits is disclosed. Each electronic circuit comprises a respective first portion, comprising a respective group of contact pads, and a respective integrated circuit, IC, comprising a respective group of terminals and mounted on the respective group of contact pads with each terminal in electrical contact with a respective contact pad. The method comprises: providing a first structure comprising the plurality of first portions; providing a second structure comprising the plurality of ICs and a common support arranged to support the plurality of ICs; transferring said ICs from the common support onto a first roller; transferring said ICs from the first roller onto a second roller; and transferring said ICs from the second roller onto the first structure such that each group of terminals is mounted on a respective group of contact pads.

Classes IPC  ?

  • H01L 23/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

68.

APPARATUS AND METHOD FOR MANUFACTURING PLURALITY OF ELECTRONIC CIRCUITS

      
Numéro d'application GB2018051675
Numéro de publication 2018/234768
Statut Délivré - en vigueur
Date de dépôt 2018-06-18
Date de publication 2018-12-27
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Davies, Neil
  • Price, Richard
  • Devenport, Stephen
  • Speakman, Stuart

Abrégé

A method of manufacturing a plurality of electronic circuits is disclosed. Each electronic circuit comprises a respective first portion, comprising a respective group of contact pads, and a respective integrated circuit, IC, comprising a respective group of terminals and mounted on the respective group of contact pads with each terminal in electrical contact with a respective contact pad. The method comprises: providing a first structure comprising the plurality of first portions; providing a second structure comprising the plurality of ICs and a common support arranged to support the plurality of ICs; transferring said ICs from the common support onto a first roller having a removable surface portion; and transferring said ICs from the first roller onto the first structure such that each group of terminals is mounted on a respective group of contact pads.

Classes IPC  ?

69.

ELECTRONIC STRUCTURES AND THEIR METHODS OF MANUFACTURE

      
Numéro d'application GB2018050805
Numéro de publication 2018/178657
Statut Délivré - en vigueur
Date de dépôt 2018-03-27
Date de publication 2018-10-04
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine
  • Cobb, Brian Hardy
  • Alkhalil, Feras

Abrégé

A structure is disclosed, comprising: a first field effect transistor, FET, comprising a first source terminal, a first drain terminal, a first layer or body of semiconductive material arranged to provide a first semiconductive channel connecting the first source terminal to the first drain terminal, and a gate terminal arranged with respect to the first semiconductive channel such that a conductivity of the first semiconductive channel may be controlled by application of a voltage to the gate terminal; and a second FET comprising a second source terminal, a second drain terminal, a second layer or body of semiconductive material arranged to provide a second semiconductive channel connecting the second source terminal to the second drain terminal, and the gate terminal, the second conductive channel being arranged with respect to the gate terminal such that a conductivity of the second channel may be controlled by application of a voltage to the gate terminal. Methods of manufacturing such structures are also disclosed.

Classes IPC  ?

  • H01L 27/06 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant une pluralité de composants individuels dans une configuration non répétitive
  • H01L 21/822 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant un semi-conducteur, en utilisant une technologie au silicium

70.

TRANSISTOR AND ITS METHOD OF MANUFACTURE

      
Numéro d'application GB2017052806
Numéro de publication 2018/055371
Statut Délivré - en vigueur
Date de dépôt 2017-09-20
Date de publication 2018-03-29
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Green, Nathaniel
  • Davies, Neil
  • Thorndyke, Adrian
  • Alkhalil, Feras

Abrégé

A transistor is disclosed, comprising: a layer of semiconductor material comprising a first portion, a second portion, and a third portion connecting the first portion to the second portion and providing a semiconductive channel between the first portion and the second portion; a conductive first terminal covering and in electrical contact with said first portion of the layer of semiconductor material; a conductive second terminal covering and in electrical contact with said second portion of the layer of semiconductor material; a conductive gate terminal comprising a first overlapping portion covering at least part of the first terminal, and a channel portion covering the third portion of the layer of semiconductor material; and a layer of a first dielectric material, having a first dielectric constant, arranged between the first overlapping portion and the first terminal, and between the channel portion of the gate terminal and the third portion of the layer of semiconductor material. The transistor further comprises a layer of a second dielectric material having a second dielectric constant, the second dielectric constant being lower than the first dielectric constant, the layer of second dielectric material being arranged between at least part of the first overlapping portion and the first terminal, whereby at least part of the first overlapping portion of the gate terminal is separated from the first terminal by the layer of first dielectric material and the layer of second dielectric material.

Classes IPC  ?

  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/786 - Transistors à couche mince

71.

Electronic devices

      
Numéro d'application 15345360
Numéro de brevet 10020377
Statut Délivré - en vigueur
Date de dépôt 2016-11-07
Date de la première publication 2017-09-28
Date d'octroi 2018-07-10
Propriétaire Pragmatic Printing Limited (Royaume‑Uni)
Inventeur(s)
  • Gregory, John James
  • Price, Richard David

Abrégé

A method of manufacturing an electronic device comprising a first terminal (e.g. a source terminal), a second terminal (e.g. a drain terminal), a semiconductor channel connecting the first and second terminals and a gate terminal to which a potential may be applied to control a conductivity of the channel. The method comprises a first exposure of a photoresist from above the substrate using a mask and a second exposure from below, wherein in the second exposure the first and second terminals shield a part of the photoresist from exposure. An intermediate step reduces the solubility of the photoresist exposed in the first exposure. A window is formed in the photoresist at the location which was shielded by the mask, but exposed to radiation from below. Semiconductor material, dielectric material and conductor material are deposited inside the window to form a semiconductor channel, gate dielectric, and a gate terminal, respectively.

Classes IPC  ?

  • G03F 7/20 - Exposition; Appareillages à cet effet
  • H01L 27/22 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun utilisant des effets de champ magnétique analogues
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant

72.

Antenna and apparatus comprising antenna

      
Numéro d'application 15100157
Numéro de brevet 10020559
Statut Délivré - en vigueur
Date de dépôt 2014-11-28
Date de la première publication 2017-09-14
Date d'octroi 2018-07-10
Propriétaire Pragmatic Printing Limited (Royaume‑Uni)
Inventeur(s) De Oliveira, Joao

Abrégé

An antenna comprises: a first terminal; a second terminal; and a winding, having an inductance, comprising a plurality of turns and connected between the first and second terminals such that a change in magnetic flux linking the winding generates a corresponding voltage between said terminals. The winding comprises a conductive element connected to the first and second terminals and extending around said turns from the first terminal to the second terminal and having a thickness not exceeding X μm along a length of the conductive element from the first to the second terminal and a width not exceeding X μm along said length, where X is less than or equal to 10, whereby said conductive element is substantially non-visible to a naked human eye.

Classes IPC  ?

  • H01Q 1/44 - ANTENNES, c. à d. ANTENNES RADIO - Détails de dispositifs associés aux antennes utilisant un équipement ayant une autre fonction principale servant en outre d'antenne
  • H01Q 1/22 - Supports; Moyens de montage par association structurale avec d'autres équipements ou objets
  • H01Q 7/00 - Cadres ayant une distribution du courant sensiblement uniforme et un diagramme de rayonnement directif perpendiculaire au plan du cadre
  • G06K 19/077 - Supports d'enregistrement avec des marques conductrices, des circuits imprimés ou des éléments de circuit à semi-conducteurs, p.ex. cartes d'identité ou cartes de crédit avec des puces à circuit intégré - Détails de structure, p.ex. montage de circuits dans le support
  • G06K 7/10 - Méthodes ou dispositions pour la lecture de supports d'enregistrement par radiation corpusculaire
  • G08B 13/24 - Déclenchement électrique par une interférence avec la distribution d'un champ électromagnétique
  • H04B 5/00 - Systèmes de transmission à induction directe, p.ex. du type à boucle inductive

73.

APPARATUS AND METHOD FOR MANUFACTURING PLURALITY OF ELECTRONIC CIRCUITS

      
Numéro d'application GB2017050330
Numéro de publication 2017/141013
Statut Délivré - en vigueur
Date de dépôt 2017-02-09
Date de publication 2017-08-24
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Davies, Neil
  • Price, Richard David
  • Devenport, Stephen
  • Speakman, Stuart, Philip

Abrégé

A method of manufacturing a plurality of electronic circuits is disclosed. Each electronic circuit comprises a respective first portion, comprising a respective group of contact pads, and a respective integrated circuit, IC, comprising a respective group of terminals and mounted on the respective group of contact pads with each terminal in electrical contact with a respective contact pad. The method comprises: providing a first structure comprising the plurality of first portions; providing a second structure comprising the plurality of ICs and a common support arranged to support the plurality of ICs; transferring said ICs from the common support onto a first roller; transferring said ICs from the first roller onto a second roller; and transferring said ICs from the second roller onto the first structure such that each group of terminals is mounted on a respective group of contact pads.

Classes IPC  ?

  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitement; Appareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01L 21/60 - Fixation des fils de connexion ou d'autres pièces conductrices, devant servir à conduire le courant vers le ou hors du dispositif pendant son fonctionnement

74.

Capacitive detection, energy transfer, and/or data transfer system

      
Numéro d'application 15313455
Numéro de brevet 10551218
Statut Délivré - en vigueur
Date de dépôt 2015-05-26
Date de la première publication 2017-05-18
Date d'octroi 2020-02-04
Propriétaire PRAGMATIC PRINTING LIMITED (Royaume‑Uni)
Inventeur(s) De Oliveira, Joao

Abrégé

A system is disclosed, comprising a base and at least a first moveable entity, the first moveable entity being moveable with respect to the base and positionable in at least a first position with respect to the base. The base comprises a first base electrode and a second base electrode, and the moveable entity comprises a first moveable entity electrode and a second moveable entity electrode. The electrodes are arranged such that when the moveable entity is in the first position the first base electrode and the first moveable entity electrode align to form a first capacitor and the second base electrode and second moveable entity electrode align to form a second capacitor. The first moveable entity further comprises a first resistor connecting the first moveable entity electrode to the second moveable entity electrode, and the base further comprises: signal supply means arranged to supply a time-varying electrical signal to the first base electrode; and signal detection means arranged to detect an electrical signal from the second base electrode.

Classes IPC  ?

  • G01D 5/241 - Moyens mécaniques pour le transfert de la grandeur de sortie d'un organe sensible; Moyens pour convertir la grandeur de sortie d'un organe sensible en une autre variable, lorsque la forme ou la nature de l'organe sensible n'imposent pas un moyen de conversion déterminé; Transducteurs non spécialement adaptés à une variable particulière utilisant des moyens électriques ou magnétiques influençant la valeur d'un courant ou d'une tension en faisant varier la capacité par mouvement relatif d'électrodes de condensateur

75.

Semiconductor electronic devices and methods of manufacture thereof

      
Numéro d'application 15369159
Numéro de brevet 09978600
Statut Délivré - en vigueur
Date de dépôt 2016-12-05
Date de la première publication 2017-05-04
Date d'octroi 2018-05-22
Propriétaire Pragmatic Printing Ltd. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine

Abrégé

A method of manufacturing an electronic device comprises: providing a layer of semiconductor material comprising a first portion, a second portion, and a third portion, the third portion connecting the first portion to the second portion and providing a semiconductive channel for electrical current flow between the first and second portions; providing a gate terminal arranged with respect to said third portion such that a voltage may be applied to the gate terminal to control an electrical conductivity of said channel; and processing at least one of the first and second portions so as to have an electrical conductivity greater than an electrical conductivity of the channel when no voltage is applied to the gate terminal. In certain embodiments, the processing comprises exposing at least one of the first and second portions to electromagnetic radiation. The first and second portions may be laser annealed to increase their conductivities.

Classes IPC  ?

  • H01L 21/268 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée les radiations étant électromagnétiques, p.ex. des rayons laser
  • H01L 29/786 - Transistors à couche mince
  • H01L 51/00 - Dispositifs à l'état solide qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives
  • H01L 21/428 - Bombardement par des radiations par des radiations d'énergie élevée les radiations étant électromagnétiques, p.ex. des rayons laser
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 51/10 - Dispositifs à l'état solide qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives spécialement adaptés au redressement, à l'amplification, à la génération d'oscillations ou à la commutation et ayant au moins une barrière de potentiel ou une barrière de surface; Condensateurs ou résistances à l'état solide, ayant au moins une barrière de potentiel ou une barrière de surface - Détails des dispositifs

76.

Electronic circuit and data storage system

      
Numéro d'application 15303982
Numéro de brevet 10204683
Statut Délivré - en vigueur
Date de dépôt 2015-04-14
Date de la première publication 2017-02-09
Date d'octroi 2019-02-12
Propriétaire Pragmatic Printing Ltd. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine

Abrégé

A method of manufacturing an electronic circuit comprises: providing an electronic circuit having a first configuration in which the circuit comprises a resistive element having a first resistance, and irradiating at least a part of the resistive element with electromagnetic radiation to change the resistance of the resistive element from the first resistance to a second resistance, the second resistance being lower than the first resistance. A method of storing data comprises: receiving a piece of data to be stored; determining a number according to the data; and irradiating at least part of a resistive element with that number of pulses of electromagnetic radiation to change a resistance of the resistive element from a first resistance to a second resistance, the second resistance being lower than the first resistance. A difference between the first resistance and the second resistance is dependent on the number. Corresponding circuits and data storage systems are disclosed.

Classes IPC  ?

  • G02F 1/13 - Dispositifs ou dispositions pour la commande de l'intensité, de la couleur, de la phase, de la polarisation ou de la direction de la lumière arrivant d'une source lumineuse indépendante, p.ex. commutation, ouverture de porte ou modulation; Optique non linéaire pour la commande de l'intensité, de la phase, de la polarisation ou de la couleur basés sur des cristaux liquides, p.ex. cellules d'affichage individuelles à cristaux liquides
  • G11C 13/04 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage non couverts par les groupes , ou utilisant des éléments optiques
  • G11B 11/12 - Enregistrement sur, ou reproduction depuis le même support d'enregistrement, dans lesquels, pour ces deux opérations, les procédés ou les moyens sont couverts par différents groupes principaux des groupes ou par différents sous-groupes du groupe ; Supports d'enregistrement correspondants utilisant l'enregistrement par des moyens optiques
  • G11C 11/56 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliers; Eléments d'emmagasinage correspondants utilisant des éléments d'emmagasinage comportant plus de deux états stables représentés par des échelons, p.ex. de tension, de courant, de phase, de fréquence
  • G11C 13/00 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage non couverts par les groupes , ou
  • G11B 9/04 - Enregistrement ou reproduction par un procédé ou des moyens non couverts par un des groupes principaux ; Supports d'enregistrement correspondants utilisant des supports d'enregistrement ayant une résistance électrique variable; Supports d'enregistrement correspondants
  • G11B 11/08 - Enregistrement sur, ou reproduction depuis le même support d'enregistrement, dans lesquels, pour ces deux opérations, les procédés ou les moyens sont couverts par différents groupes principaux des groupes ou par différents sous-groupes du groupe ; Supports d'enregistrement correspondants utilisant l'enregistrement par charge électrique ou par variation de résistance électrique ou de capacité

77.

Electronic circuits

      
Numéro d'application 14905737
Numéro de brevet 09768782
Statut Délivré - en vigueur
Date de dépôt 2014-07-16
Date de la première publication 2016-06-16
Date d'octroi 2017-09-19
Propriétaire Pragmatic Printing Limited (Royaume‑Uni)
Inventeur(s)
  • De Oliveira, Joao
  • White, Scott Darren
  • Ramsdale, Catherine

Abrégé

An electronic circuit comprises: an input terminal; an output terminal; first and second supply rails; first, second, third, and fourth field effect transistors, FETs, each of a first type and each having respective gate, source and drain terminals; and first and second loads. The source of the first FET is connected to the first supply rail, the drain of the first FET and the source of the second FET are connected to the output terminal, the drain of the second FET is connected to the second supply rail, the gate of the third FET and the gate of the fourth FET are connected to the input terminal, the drain of the third FET is connected to the second supply rail, the first load is connected between the first supply rail and the source of the third FET, and the second load is connected between the drain of the fourth FET and the second supply rail. In one aspect of the invention, the gate of the first FET is connected to a node between the source of the third FET and the first load such that a voltage at the source of the third FET is applied to the gate of the first FET, and the gate of the second FET is connected to a node between the drain of the fourth FET and the second load such that a voltage at the drain of the fourth FET is applied to the gate of the second FET.

Classes IPC  ?

  • H03K 3/03 - Circuits astables
  • H03K 19/0944 - Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion utilisant des éléments spécifiés utilisant des dispositifs à semi-conducteurs utilisant des transistors à effet de champ utilisant des transistors MOSFET
  • H03K 17/16 - Modifications pour éliminer les tensions ou courants parasites
  • H03K 3/037 - Circuits bistables
  • H03K 3/356 - Circuits bistables
  • H03K 19/20 - Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion caractérisés par la fonction logique, p.ex. circuits ET, OU, NI, NON
  • H03K 23/00 - Compteurs d'impulsions comportant des chaînes de comptage; Diviseurs de fréquence comportant des chaînes de comptage

78.

COMPARATOR

      
Numéro d'application GB2015052883
Numéro de publication 2016/051192
Statut Délivré - en vigueur
Date de dépôt 2015-10-01
Date de publication 2016-04-07
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s) De Oliveira, Joao

Abrégé

A comparator is disclosed, for comparing a first input voltage (e+) with a second input voltage (e-) and generating a corresponding output voltage (out). The comparator comprises: a first input terminal (e+) for receiving the first input voltage: a second input terminal (e-) for receiving the second input voltage; an output terminal (out) for outputting the output voltage; a first supply rail (VCC) for providing a first supply voltage; and a second supply rail (VDD) for providing a second supply voltage. The comparator further comprises: a follower stage comprising a first follower stage supply terminal coupled to the first supply rail, a second follower stage supply terminal coupled to the second supply rail, a follower stage input terminal coupled to the second input terminal, and a follower stage output terminal for providing a follower stage output voltage; and an inverter stage comprising a first inverter stage supply terminal coupled to the first supply rail, a second inverter stage supply terminal coupled to the follower stage output terminal, an inverter stage input terminal coupled to the first input terminal, and an inverter stage output terminal for providing an inverter stage output voltage and coupled to the output terminal.

Classes IPC  ?

  • H03K 5/24 - Circuits présentant plusieurs entrées et une sortie pour comparer des impulsions ou des trains d'impulsions entre eux en ce qui concerne certaines caractéristiques du signal d'entrée, p.ex. la pente, l'intégrale la caractéristique étant l'amplitude
  • H03K 19/094 - Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion utilisant des éléments spécifiés utilisant des dispositifs à semi-conducteurs utilisant des transistors à effet de champ

79.

Electronic devices

      
Numéro d'application 14378920
Numéro de brevet 09520481
Statut Délivré - en vigueur
Date de dépôt 2013-02-13
Date de la première publication 2016-01-21
Date d'octroi 2016-12-13
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Gregory, John James
  • Price, Richard David

Abrégé

A method of manufacturing an electronic device comprising a first terminal (e.g. a source terminal), a second terminal (e.g. a drain terminal), a semiconductor channel connecting the first and second terminals and a gate terminal to which a potential may be applied to control a conductivity of the channel. The method comprises a first exposure of a photoresist from above the substrate using a mask and a second exposure from below, wherein in the second exposure the first and second terminals shield a part of the photoresist from exposure. An intermediate step reduces the solubility of the photoresist exposed in the first exposure. A window is formed in the photoresist at the location which was shielded by the mask, but exposed to radiation from below. Semiconductor material, dielectric material and conductor material are deposited inside the window to form a semiconductor channel, gate dielectric, and a gate terminal, respectively.

Classes IPC  ?

  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • G03F 7/20 - Exposition; Appareillages à cet effet

80.

CAPACITIVE DETECTION, ENERGY TRANSFER, AND/OR DATA TRANSFER SYSTEM

      
Numéro d'application GB2015051528
Numéro de publication 2015/177576
Statut Délivré - en vigueur
Date de dépôt 2015-05-26
Date de publication 2015-11-26
Propriétaire PRAGMATIC PRINTING LIMITED (Royaume‑Uni)
Inventeur(s) De Oliveira, Joao

Abrégé

A system is disclosed, comprising a base and at least a first moveable entity, the first moveable entity being moveable with respect to the base and positionable in at least a first position with respect to the base. The base comprises a first base electrode and a second base electrode, and the moveable entity comprises a first moveable entity electrode and a second moveable entity electrode. The electrodes are arranged such that when the moveable entity is in the first position the first base electrode and the first moveable entity electrode align to form a first capacitor and the second base electrode and second moveable entity electrode align to form a second capacitor. The first moveable entity further comprises a first resistor connecting the first moveable entity electrode to the second moveable entity electrode, and the base further comprises: signal supply means arranged to supply a time-varying electrical signal to the first base electrode; and signal detection means arranged to detect an electrical signal from the second base electrode.

Classes IPC  ?

  • G01D 5/241 - Moyens mécaniques pour le transfert de la grandeur de sortie d'un organe sensible; Moyens pour convertir la grandeur de sortie d'un organe sensible en une autre variable, lorsque la forme ou la nature de l'organe sensible n'imposent pas un moyen de conversion déterminé; Transducteurs non spécialement adaptés à une variable particulière utilisant des moyens électriques ou magnétiques influençant la valeur d'un courant ou d'une tension en faisant varier la capacité par mouvement relatif d'électrodes de condensateur

81.

ELECTRONIC CIRCUIT AND DATA STORAGE SYSTEM

      
Numéro d'application GB2015051129
Numéro de publication 2015/159065
Statut Délivré - en vigueur
Date de dépôt 2015-04-14
Date de publication 2015-10-22
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine

Abrégé

A method of manufacturing an electronic circuit comprises: providing an electronic circuit having a first configuration in which the circuit comprises a resistive element having a first resistance,and irradiating at least a part of the resistive element with electromagnetic radiation to change the resistance of the resistive element from the first resistance to a second resistance, the second resistance being lower than the first resistance.A method of storing data comprises: receiving a piece of data to be stored; determining a number according to the data; and irradiating at least part of a resistive element with that number of pulses of electromagnetic radiation to change a resistance of the resistive element from a first resistance to a second resistance, the second resistance being lower than the first resistance. A difference between the first resistance and the second resistance is dependent on the number. Corresponding circuits and data storage systems are disclosed.

Classes IPC  ?

  • G11C 13/04 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage non couverts par les groupes , ou utilisant des éléments optiques
  • G11C 13/00 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage non couverts par les groupes , ou
  • G11C 11/56 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliers; Eléments d'emmagasinage correspondants utilisant des éléments d'emmagasinage comportant plus de deux états stables représentés par des échelons, p.ex. de tension, de courant, de phase, de fréquence
  • G11B 11/12 - Enregistrement sur, ou reproduction depuis le même support d'enregistrement, dans lesquels, pour ces deux opérations, les procédés ou les moyens sont couverts par différents groupes principaux des groupes ou par différents sous-groupes du groupe ; Supports d'enregistrement correspondants utilisant l'enregistrement par des moyens optiques

82.

ANTENNA AND APPARATUS COMPRISING ANTENNA

      
Numéro d'application GB2014053525
Numéro de publication 2015/079243
Statut Délivré - en vigueur
Date de dépôt 2014-11-28
Date de publication 2015-06-04
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s) De Oliveira, Joao

Abrégé

An antenna comprises: a first terminal; a second terminal; and a winding, having an inductance, comprising a plurality of turns and connected between the first and second terminals such that a change in magnetic flux linking the winding generates a corresponding voltage between said terminals. The winding comprises a conductive element connected to the first and second terminals and extending around said turns from the first terminal to the second terminal and having a thickness not exceeding Χμm along a length of the conductive element from the first to the second terminal and a width not exceeding Χμm along said length, where X is less than or equal to 10, whereby said conductive element is substantially non-visible to a naked human eye.

Classes IPC  ?

  • H01Q 1/38 - Forme structurale pour éléments rayonnants, p.ex. cône, spirale, parapluie formés par une couche conductrice sur un support isolant
  • H01Q 1/44 - ANTENNES, c. à d. ANTENNES RADIO - Détails de dispositifs associés aux antennes utilisant un équipement ayant une autre fonction principale servant en outre d'antenne
  • H01Q 7/00 - Cadres ayant une distribution du courant sensiblement uniforme et un diagramme de rayonnement directif perpendiculaire au plan du cadre
  • H01Q 1/22 - Supports; Moyens de montage par association structurale avec d'autres équipements ou objets
  • G08B 13/24 - Déclenchement électrique par une interférence avec la distribution d'un champ électromagnétique

83.

ELECTRONIC CIRCUITS

      
Numéro d'application GB2014052175
Numéro de publication 2015/008067
Statut Délivré - en vigueur
Date de dépôt 2014-07-16
Date de publication 2015-01-22
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • De Oliveira, Joao
  • White, Scott Darren
  • Ramsdale, Catherine

Abrégé

An electronic circuit comprises: an input terminal; an output terminal; first and second supply rails; first, second, third, and fourth field effect transistors, FETs, each of a first type and each having respective gate, source and drain terminals; and first and second loads. The source of the first FET is connected to the first supply rail, the drain of the first FET and the source of the second FET are connected to the output terminal, the drain of the second FET is connected to the second supply rail, the gate of the third FET and the gate of the fourth FET are connected to the input terminal, the drain of the third FET is connected to the second supply rail, the first load is connected between the first supply rail and the source of the third FET, and the second load is connected between the drain of the fourth FET and the second supply rail. In one aspect of the invention, the gate of the first FET is connected to a node between the source of the third FET and the first load such that a voltage at the source of the third FET is applied to the gate of the first FET, and the gate of the second FET is connected to a node between the drain of the fourth FET and the second load such that a voltage at the drain of the fourth FET is applied to the gate of the second FET.

Classes IPC  ?

  • H03K 19/0944 - Circuits logiques, c. à d. ayant au moins deux entrées agissant sur une sortie; Circuits d'inversion utilisant des éléments spécifiés utilisant des dispositifs à semi-conducteurs utilisant des transistors à effet de champ utilisant des transistors MOSFET

84.

Substantially planar electronic devices and circuits

      
Numéro d'application 14380199
Numéro de brevet 09601597
Statut Délivré - en vigueur
Date de dépôt 2013-02-21
Date de la première publication 2015-01-01
Date d'octroi 2017-03-21
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Fryer, Antony Colin
  • Price, Richard David

Abrégé

A method of manufacturing a substantially planar electronic device is disclosed. The method employs a resist having three different thicknesses used for defining different structures in a single masking step. Exemplary structures are substantially planar transistors having side-gates and diodes.

Classes IPC  ?

  • H01L 29/76 - Dispositifs unipolaires
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 51/40 - Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives
  • H01L 21/336 - Transistors à effet de champ à grille isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/786 - Transistors à couche mince

85.

Methods of manufacturing transistors including forming a depression in a surface of a covering of resist material

      
Numéro d'application 14129630
Numéro de brevet 09425193
Statut Délivré - en vigueur
Date de dépôt 2012-06-22
Date de la première publication 2014-07-10
Date d'octroi 2016-08-23
Propriétaire Pragmatic Printing Ltd (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • White, Scott

Abrégé

A method of manufacturing a transistor comprising: providing a substrate, a region of semiconductive material supported by the substrate, and a region of electrically conductive material supported by the region of semiconductive material; forming at least one layer of resist material over said regions to form a covering of resist material over said regions; forming a depression in a surface of the covering of resist material, said depression extending over a first portion of said region of conductive material, said first portion separating a second portion of the conductive region from a third portion of the conductive region; removing resist material located under said depression so as to form a window, through said covering, exposing said first portion of the electrically conductive region; removing said first portion to expose a connecting portion of the region of semiconductive material, said connecting portion connecting the second portion to the third portion of the conductive region; forming a layer of dielectric material over the exposed portion of the region of semiconductive material; and depositing electrically conductive material to form a layer of electrically conductive material over said layer of dielectric material, the layer of dielectric material electrically isolating the layer of electrically conductive material from the second and third portions of the conductive region.

Classes IPC  ?

  • H01L 21/12 - Application d'une électrode à la surface libre du sélénium ou du tellure, après l'apposition du sélénium ou du tellure à la plaque de support
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/786 - Transistors à couche mince
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 27/088 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant uniquement des composants semi-conducteurs d'un seul type comprenant uniquement des composants à effet de champ les composants étant des transistors à effet de champ à porte isolée
  • H01L 21/027 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou

86.

Planar electronic semiconductor device

      
Numéro d'application 14135871
Numéro de brevet 09076851
Statut Délivré - en vigueur
Date de dépôt 2013-12-20
Date de la première publication 2014-04-24
Date d'octroi 2015-07-07
Propriétaire PRAGMATIC PRINTING LIMITED (Royaume‑Uni)
Inventeur(s) Song, Aimin

Abrégé

2/Vs, and the electronic device may be an RF device. Methods for forming such devices are also described.

Classes IPC  ?

  • H01L 31/00 - Dispositifs à semi-conducteurs sensibles aux rayons infrarouges, à la lumière, au rayonnement électromagnétique d'ondes plus courtes, ou au rayonnement corpusculaire, et spécialement adaptés, soit comme convertisseurs de l'énergie dudit rayonnement e; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de ces dispositifs ou de leurs parties constitutives; Leurs détails
  • H01L 29/778 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à deux dimensions, p.ex. transistors à effet de champ à haute mobilité électronique HEMT
  • B82Y 10/00 - Nanotechnologie pour le traitement, le stockage ou la transmission d’informations, p.ex. calcul quantique ou logique à un électron
  • B82Y 30/00 - Nanotechnologie pour matériaux ou science des surfaces, p.ex. nanocomposites
  • B82Y 40/00 - Fabrication ou traitement des nanostructures
  • H01L 51/05 - Dispositifs à l'état solide qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives spécialement adaptés au redressement, à l'amplification, à la génération d'oscillations ou à la commutation et ayant au moins une barrière de potentiel ou une barrière de surface; Condensateurs ou résistances à l'état solide, ayant au moins une barrière de potentiel ou une barrière de surface
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 51/00 - Dispositifs à l'état solide qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives

87.

Semiconductor electronic devices and methods of manufacture thereof

      
Numéro d'application 14008009
Numéro de brevet 09530649
Statut Délivré - en vigueur
Date de dépôt 2012-03-30
Date de la première publication 2014-02-20
Date d'octroi 2016-12-27
Propriétaire Pragmatic Printing Ltd. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine

Abrégé

A method of manufacturing an electronic device comprises: providing a layer of semiconductor material comprising a first portion, a second portion, and a third portion, the third portion connecting the first portion to the second portion and providing a semiconductive channel for electrical current flow between the first and second portions; providing a gate terminal arranged with respect to said third portion such that a voltage may be applied to the gate terminal to control an electrical conductivity of said channel; and processing at least one of the first and second portions so as to have an electrical conductivity greater than an electrical conductivity of the channel when no voltage is applied to the gate terminal. In certain embodiments, the processing comprises exposing at least one of the first and second portions to electromagnetic radiation. The first and second portions may be laser annealed to increase their conductivities.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/268 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée les radiations étant électromagnétiques, p.ex. des rayons laser
  • H01L 29/786 - Transistors à couche mince

88.

SUBSTANTIALLY PLANAR ELECTRONIC DEVICES AND CIRCUITS

      
Numéro d'application GB2013050416
Numéro de publication 2013/124656
Statut Délivré - en vigueur
Date de dépôt 2013-02-21
Date de publication 2013-08-29
Propriétaire PRAGMATIC PRINTING LIMITED (Royaume‑Uni)
Inventeur(s)
  • Fryer, Antony Colin
  • Price, Richard David

Abrégé

A method of manufacturing a substantially planar electronic device is disclosed. The method employs a resist having three different thicknesses used for defining different structures in a single masking step. Examplary structures are substantially planar transistors having side-gates and diodes.

Classes IPC  ?

  • H01L 29/786 - Transistors à couche mince
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs

89.

ELECTRONIC DEVICES

      
Numéro d'application GB2013050337
Numéro de publication 2013/121195
Statut Délivré - en vigueur
Date de dépôt 2013-02-13
Date de publication 2013-08-22
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Gregory, John James
  • Price, Richard David

Abrégé

A method of manufacturing an electronic device comprising a first terminal (e.g. a source terminal), a second terminal (e.g. a drain terminal), a semiconductor channel connecting the first and second terminals and a gate terminal to which a potential may be applied to control a conductivity of the channel. The method comprises a first exposure of a photoresist from above the substrate using a mask and a second exposure from below the substrate, wherein in the second exposure the first and second terminals shield a part of the photoresist from exposure. An intermediate step reduces the solubility of the photoresist exposed in the first exposure. A window is formed in the photoresist at the location which was shielded by the mask, but exposed to radiation from below. Semiconductor material, dielectric material and conductor material are deposited inside the window to form a semiconductor channel, gate dielectric, and a gate terminal, respectively.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant

90.

Transistor and its method of manufacture

      
Numéro d'application 13638061
Numéro de brevet 09263553
Statut Délivré - en vigueur
Date de dépôt 2011-03-29
Date de la première publication 2013-01-24
Date d'octroi 2016-02-16
Propriétaire Pragmatic Printing Limited (Royaume‑Uni)
Inventeur(s) Price, Richard David

Abrégé

A transistor includes a substrate, a source terminal and a drain terminal, each terminal being supported by the substrate, and the source and drain terminal being separated by a portion of the substrate, a layer of semiconductive material deposited so as to cover the portion of the substrate and to connect the source terminal to the drain terminal, a layer of dielectric material deposited so as to cover at least a portion of the layer of semiconductive material, and a layer of electrically conductive material deposited so as to cover at least a portion of the layer of dielectric material. The layer of electrically conductive material providing a gate terminal to which a potential may be applied to control a conductivity of the layer of semiconductive material connecting the source and drain terminals.

Classes IPC  ?

  • H01L 21/336 - Transistors à effet de champ à grille isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 51/05 - Dispositifs à l'état solide qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives spécialement adaptés au redressement, à l'amplification, à la génération d'oscillations ou à la commutation et ayant au moins une barrière de potentiel ou une barrière de surface; Condensateurs ou résistances à l'état solide, ayant au moins une barrière de potentiel ou une barrière de surface
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • G03F 7/00 - Production par voie photomécanique, p.ex. photolithographique, de surfaces texturées, p.ex. surfaces imprimées; Matériaux à cet effet, p.ex. comportant des photoréserves; Appareillages spécialement adaptés à cet effet

91.

TRANSISTOR AND ITS METHOD OF MANUFACTURE

      
Numéro d'application GB2012051465
Numéro de publication 2013/001282
Statut Délivré - en vigueur
Date de dépôt 2012-06-22
Date de publication 2013-01-03
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • White, Scott

Abrégé

A method of manufacturing a transistor comprising: providing a substrate, a region of semiconductive material supported by the substrate, and a region of electrically conductive material supported by the region of semiconductive material;forming at least one layer of resist material over said regions to form a covering of resist material over said regions; forming a depression in a surface of the covering of resist material, said depression extending over a first portion of said region of conductive material, said first portion separating a second portion of the conductive region from a third portion of the conductive region;removing resist material located under said depression so as to form a window, through said covering, exposing said first portion of the electrically conductive region;removing said first portion to expose a connecting portion of the region of semiconductive material, said connecting portion connecting the second portion to the third portion of the conductive region;forming a layer of dielectric material over the exposed portion of the region of semiconductive material; and depositing electrically conductive material to form a layer of electrically conductive material over said layer of dielectric material, the layer of dielectric material electrically isolating the layer of electrically conductive material from the second and third portions of the conductive region.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant

92.

Electronic circuits including planar electronic devices

      
Numéro d'application 13511616
Numéro de brevet 09130015
Statut Délivré - en vigueur
Date de dépôt 2010-11-23
Date de la première publication 2012-11-08
Date d'octroi 2015-09-08
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Barton, Ian
  • White, Scott

Abrégé

filling said first hole at least partly with electrically conductive material so as to provide an electrical connection between the first conductive track and one of the first and second terminals.

Classes IPC  ?

  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

93.

ELECTRONIC DEVICE AND ITS METHOD OF MANUFACTURE

      
Numéro d'application GB2012050727
Numéro de publication 2012/131395
Statut Délivré - en vigueur
Date de dépôt 2012-03-30
Date de publication 2012-10-04
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Ramsdale, Catherine

Abrégé

A method of manufacturing an electronic device comprises: providing a layer of semiconductor material comprising a first portion, a second portion, and a third portion, the third portion connecting the first portion to the second portion and providing a semiconductive channel for electrical current flow between the first and second portions; providing a gate terminal arranged with respect to said third portion such that a voltage may be applied to the gate terminal to control an electrical conductivity of said channel; and processing at least one of the first and second portions so as to have an electrical conductivity greater than an electrical conductivity of the channel when no voltage is applied to the gate terminal. In certain embodiments, the processing comprises exposing at least one of the first and second portions to electromagnetic radiation. The first and second portions may be laser annealed to increase their conductivities.

Classes IPC  ?

94.

Electronic devices, circuits and their manufacture

      
Numéro d'application 13146389
Numéro de brevet 09123894
Statut Délivré - en vigueur
Date de dépôt 2010-01-27
Date de la première publication 2012-06-21
Date d'octroi 2015-09-01
Propriétaire Pragmatic Printing Ltd. (Royaume‑Uni)
Inventeur(s)
  • Song, Aimin
  • Whitelegg, Stephen
  • Sun, Yanming
  • Lin, Shiwei

Abrégé

A method of manufacturing an electronic device, comprising a layer of semiconductive material and at least one insulative feature arranged to interrupt the layer of semiconductive material, comprises: providing a layer of semiconductive material, and a layer of compressible material supporting the layer of semiconductive material; and forming the or each insulative feature by a method comprising displacing a respective selected portion of the layer of semiconductive material towards the compressible material so as to compress compressible material under the or each displaced portion and separate at least partly the or each displaced portion from undisplaced semiconductive material.

Classes IPC  ?

  • H01L 51/00 - Dispositifs à l'état solide qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives
  • H01L 21/764 - Espaces d'air
  • H01L 27/28 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des composants qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux
  • H01L 51/05 - Dispositifs à l'état solide qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives spécialement adaptés au redressement, à l'amplification, à la génération d'oscillations ou à la commutation et ayant au moins une barrière de potentiel ou une barrière de surface; Condensateurs ou résistances à l'état solide, ayant au moins une barrière de potentiel ou une barrière de surface

95.

Structures comprising planar electronic devices

      
Numéro d'application 13393811
Numéro de brevet 09018096
Statut Délivré - en vigueur
Date de dépôt 2010-09-02
Date de la première publication 2012-06-21
Date d'octroi 2015-04-28
Propriétaire PRAGMATIC PRINTING LTD. (Royaume‑Uni)
Inventeur(s)
  • Price, Richard David
  • Barton, Ian

Abrégé

A method of manufacturing a structure comprising substantially planar electronic devices comprises providing an active material layer having a plurality of insulative features formed therein. The features at least partly inhibit electrical current flow and define at least a first substantially planar electronic device in the layer having at least first and second terminals comprising an area of the active material layer. A patterned dielectric layer having an exposed surface patterned with at least a first depression arranged over the first terminal is formed over the active material layer. Dielectric material is removed from at least a base of the first depression to expose a first terminal surface and form a hole through the dielectric material to the first terminal. The hole is at least partly filled with electrically conductive material to form an electrical connection to the first terminal. Corresponding structures and electrical circuits are also described and claimed.

Classes IPC  ?

  • H01L 23/48 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p.ex. fils de connexion ou bornes
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

96.

TRANSISTOR AND ITS METHOD OF MANUFACTURE

      
Numéro d'application GB2011050644
Numéro de publication 2011/121347
Statut Délivré - en vigueur
Date de dépôt 2011-03-29
Date de publication 2011-10-06
Propriétaire PRAGMATIC PRINTING LIMITED (Royaume‑Uni)
Inventeur(s) Price, Richard, David

Abrégé

A method of manufacturing a transistor comprises: providing a substrate and a region of electrically conductive material supported by the substrate; forming at least one layer of resist material over said region to form a covering of resist material over said region; forming a depression in a surface of the covering of resist material, said depression extending over a first portion of said region, said first portion separating a second portion of the region from a third portion of the region; removing resist material located under said depression so as to form a window, through said covering, exposing said first portion of the electrically conductive region; removing said first portion to expose a portion of substrate separating the second portion from the third portion of the region; depositing semiconductive material at least inside the window to form a layer of semiconductive material connecting the second portion to the third portion; depositing dielectric material to form a layer of dielectric material over said layer of semiconductive material; depositing electrically conductive material to form a layer of electrically conductive material over said layer of dielectric material; and removing resist material at least from around said window so as to expose the second and third portions, whereby said second and third portions provide a source terminal and a drain terminal respectively and the layer of electrically conductive material provides a gate terminal to which a potential may be applied to control a conductivity of the layer of semiconductive material connecting the second and third portions. In another aspect, the method begins with separate source and drain terminals provided on a common substrate. Corresponding transistors, logic gates, arrays, and electronic circuits are described.

Classes IPC  ?

  • H01L 21/336 - Transistors à effet de champ à grille isolée
  • H01L 21/77 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun

97.

ELECTRONIC CIRCUITS INCLUDING PLANAR ELECTRONIC DEVICES

      
Numéro d'application GB2010051952
Numéro de publication 2011/064575
Statut Délivré - en vigueur
Date de dépôt 2010-11-23
Date de publication 2011-06-03
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Price, Richard
  • Barton, Ian
  • White, Scott

Abrégé

A method comprises: forming a structure comprising a layer of active material (1), a first conductive track (2) separated from the layer of active material by a layer of insulative material ( 3 ), the layer of active material having a plurality of insulative features (110) formed therein, the insulative features defining at least a first substantially planar electronic device comprising at least a respective first terminal (11) and a respective second terminal (12), and at least a portion of said first conductive track overlapping one of the first and second terminals; forming a first hole (4) extending through the layer of insulative material and connecting an overlapping portion of the first conductive track to one of the first and second terminals; and filling said first hole at least partly with electrically conductive material.

Classes IPC  ?

  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

98.

STRUCTURES COMPRISING PLANAR ELECTRONIC DEVICES

      
Numéro d'application GB2010051451
Numéro de publication 2011/027159
Statut Délivré - en vigueur
Date de dépôt 2010-09-02
Date de publication 2011-03-10
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Price, Richard David
  • Barton, Ian

Abrégé

A method of manufacturing a structure comprising at least one substantially planar electronic device is provided. The method comprises: providing a layer of active material (10) having a plurality of insulative features (12) formed therein, each insulative feature at least partly inhibiting electrical current flow in said layer, and the plurality of insulative features defining at least a first substantially planar electronic device in said layer having at least a respective first terminal (31) and a respective second terminal (32), each terminal comprising a respective area of the layer of active material; forming a patterned layer of dielectric material (2) over the layer of active material, the patterned layer of dielectric material having an exposed surface patterned with at least a first depression (221) arranged over said first terminal; removing dielectric material at least from a base of said first depression to expose a surface of the first terminal and form a first hole (201) through the dielectric material to the first terminal; and filling, at least partly, said first hole with electrically conductive material (4) to form an electrical connection to the first terminal. Corresponding structures and electrical circuits are also described and claimed.

Classes IPC  ?

  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/762 - Régions diélectriques

99.

ELECTRONIC DEVICES, CIRCUITS AND THEIR MANUFACTURE

      
Numéro d'application GB2010050123
Numéro de publication 2010/086651
Statut Délivré - en vigueur
Date de dépôt 2010-01-27
Date de publication 2010-08-05
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Song, Aimin
  • Whitelegg, Stephen
  • Sun, Yanming
  • Lin, Shiwei

Abrégé

A method of manufacturing an electronic device, comprising a layer of semiconductive material and at least one insulative feature arranged to interrupt the layer of semiconductive material, comprises: providing a layer of semiconductive material, and a layer of compressible material supporting the layer of semiconductive material; and forming the or each insulative feature by a method comprising displacing a respective selected portion of the layer of semiconductive material towards the compressible material so as to compress compressible material under the or each displaced portion and separate at least partly the or each displaced portion from undisplaced semiconductive material.

Classes IPC  ?

  • H01L 51/00 - Dispositifs à l'état solide qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives
  • H01L 27/28 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des composants qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux
  • H01L 51/05 - Dispositifs à l'état solide qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives spécialement adaptés au redressement, à l'amplification, à la génération d'oscillations ou à la commutation et ayant au moins une barrière de potentiel ou une barrière de surface; Condensateurs ou résistances à l'état solide, ayant au moins une barrière de potentiel ou une barrière de surface

100.

FETs, SEMICONDUCTOR DEVICES AND THEIR METHODS OF MANUFACTURE

      
Numéro d'application GB2009051444
Numéro de publication 2010/049728
Statut Délivré - en vigueur
Date de dépôt 2009-10-27
Date de publication 2010-05-06
Propriétaire PRAGMATIC PRINTING LTD (Royaume‑Uni)
Inventeur(s)
  • Song, Aimin
  • Sun, Yanming
  • Lin, Shiwei

Abrégé

A field effect transistor comprises: a source; a drain; semiconductor material arranged to provide an electrical conduction path between the source and the drain; and a gate arranged such that an electrical conductivity of the conduction path can be modulated by application of a voltage to the gate. The FET further comprises: a substantially fixed distribution of charge arranged to produce an electric field; and insulative material separating the distribution of charge from the semiconductor material, the arrangement being such that the semiconductor material is exposed to the electric field and the electrical conductivity of the conduction path is determined at least in part by the voltage applied to the gate and by the charge distribution. The distribution of charge may be provided by a monolayer in which each molecule has a fixed polarisation, and a method of manufacturing the FET may include controlling a thickness of an insulating layer separating the charge distribution from the semiconductive material to tune the threshold voltage of the FET.

Classes IPC  ?

  • H01L 51/05 - Dispositifs à l'état solide qui utilisent des matériaux organiques comme partie active, ou qui utilisent comme partie active une combinaison de matériaux organiques et d'autres matériaux; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de tels dispositifs ou de leurs parties constitutives spécialement adaptés au redressement, à l'amplification, à la génération d'oscillations ou à la commutation et ayant au moins une barrière de potentiel ou une barrière de surface; Condensateurs ou résistances à l'état solide, ayant au moins une barrière de potentiel ou une barrière de surface
  1     2        Prochaine page